期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
基于PDPS的白车身焊装生产线改造设计及工艺仿真研究
1
作者 曹寅 《时代汽车》 2024年第21期117-120,共4页
随着汽车制造业的快速发展,对车身焊装生产线的要求也越来越高。为了提高生产效率和产品质量,本文针对白车身焊装生产线进行了基于PDPS的改造设计及工艺仿真研究。通过分析现有生产线存在的问题,明确了生产线的改造方向以及目标。PDPS... 随着汽车制造业的快速发展,对车身焊装生产线的要求也越来越高。为了提高生产效率和产品质量,本文针对白车身焊装生产线进行了基于PDPS的改造设计及工艺仿真研究。通过分析现有生产线存在的问题,明确了生产线的改造方向以及目标。PDPS是一种主要应用于制造业的生产线工艺仿真软件,旨在提高生产效率、降低成本,并确保工艺的可靠性和质量。基于PDPS的白车身焊装生产线改造设计及工艺仿真研究能够有效提高生产效率和产品质量,降低生产成本,具有良好的应用前景。 展开更多
关键词 pdpS 白车身焊装生产线 改造设计 工艺仿真 生产效率
下载PDF
PDP红色荧光粉的制备动态 被引量:2
2
作者 朱伟长 王露 《化工新型材料》 CAS CSCD 北大核心 2006年第12期10-13,共4页
阐述了现有PDP红色荧光粉存在的问题,并重点从改进生产工艺和制备纳米级红色荧光粉对近几年改善PDP红色荧光粉质量的相关研究工作进行了阐述。
关键词 pdp 红色荧光粉 生产工艺 纳米荧光粉
下载PDF
基于PDPS软件的汽车侧围内板焊装线仿真研究 被引量:3
3
作者 宁艳亭 张姗姗 葛卫京 《汽车工艺与材料》 2023年第5期19-24,共6页
对汽车侧围内板焊装线仿真研究,应用PDPS软件对汽车侧围内板焊装线建模,模拟工件上料、夹具开合、机器人焊装、工件下料焊装线生产过程,仿真研究结果如下:通过调整焊枪路径或焊枪姿态实现焊点可达性以及避免发生碰撞干涉,根据6自由度机... 对汽车侧围内板焊装线仿真研究,应用PDPS软件对汽车侧围内板焊装线建模,模拟工件上料、夹具开合、机器人焊装、工件下料焊装线生产过程,仿真研究结果如下:通过调整焊枪路径或焊枪姿态实现焊点可达性以及避免发生碰撞干涉,根据6自由度机械手关节值旋转角度变化情况调整焊接机器人焊接过程,通过对工位操作生产节拍仿真研究控制生产线生产时间。 展开更多
关键词 焊装线 pdpS软件 焊接仿真 生产节拍
下载PDF
A Productivity Prediction Method Based on Artificial Neural Networks and Particle Swarm Optimization for Shale-Gas Horizontal Wells
4
作者 Bin Li 《Fluid Dynamics & Materials Processing》 EI 2023年第10期2729-2748,共20页
In order to overcome the deficiencies of current methods for the prediction of the productivity of shale gas hor-izontal wells after fracturing,a new sophisticated approach is proposed in this study.This new model stem... In order to overcome the deficiencies of current methods for the prediction of the productivity of shale gas hor-izontal wells after fracturing,a new sophisticated approach is proposed in this study.This new model stems from the combination several techniques,namely,artificial neural network(ANN),particle swarm optimization(PSO),Imperialist Competitive Algorithms(ICA),and Ant Clony Optimization(ACO).These are properly implemented by using the geological and engineering parameters collected from 317 wells.The results show that the optimum PSO-ANN model has a high accuracy,obtaining a R2 of 0.847 on the testing.The partial dependence plots(PDP)indicate that liquid consumption intensity and the proportion of quartz sand are the two most sensitive factors affecting the model’s performance. 展开更多
关键词 Shale gas productivity prediction ANN meta-heuristic algorithm pdp
下载PDF
低功耗、高性能多米诺电路电荷自补偿技术 被引量:2
5
作者 汪金辉 宫娜 +2 位作者 侯立刚 吴武臣 董利民 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第7期1412-1416,共5页
提出了一种电荷自补偿技术来降低多米诺电路的功耗,并提高了电路的性能.采用电荷自补偿技术设计了具有不同下拉网络(PDN)和上拉网络(PUN)的多米诺电路,并分别基于65,45和32nmBSIM4SPICE模型进行了HSPICE仿真.仿真结果表明,电荷自补偿技... 提出了一种电荷自补偿技术来降低多米诺电路的功耗,并提高了电路的性能.采用电荷自补偿技术设计了具有不同下拉网络(PDN)和上拉网络(PUN)的多米诺电路,并分别基于65,45和32nmBSIM4SPICE模型进行了HSPICE仿真.仿真结果表明,电荷自补偿技术在降低电路功耗的同时,提高了电路的性能.与常规多米诺电路技术相比,采用电路自补偿技术的电路的功耗延迟积(PDP)的改进率可达42.37%.此外,以45nmZipperCMOS全加器为例重点介绍了功耗分布法,从而优化了自补偿路径,达到了功耗最小化的目的.最后,系统分析了补偿通路中晶体管宽长比,电路输入矢量等多方面因素对补偿通路的影响. 展开更多
关键词 自补偿电荷通路 功耗延迟积 ZIPPER CMOS全加器 多米诺电路
下载PDF
活动重叠的复杂产品开发过程仿真分析 被引量:1
6
作者 张剑 高维 +1 位作者 黎荣 张义军 《机械设计》 CSCD 北大核心 2019年第1期23-29,共7页
为了更有效地对复杂产品开发过程的时间-成本-质量进行预测分析,提出了活动重叠的复杂产品开发过程仿真方法。将活动重叠分为顺序重叠和反馈重叠,提出了将信息输入矩阵和信息输出矩阵用于量化评价重叠情况;采用任务返工概率矩阵、返工... 为了更有效地对复杂产品开发过程的时间-成本-质量进行预测分析,提出了活动重叠的复杂产品开发过程仿真方法。将活动重叠分为顺序重叠和反馈重叠,提出了将信息输入矩阵和信息输出矩阵用于量化评价重叠情况;采用任务返工概率矩阵、返工影响矩阵、学习效应曲线及质量改进矩阵来描述设计过程的迭代特性;基于活动重叠和迭代提出了时间、成本、质量的计算方法,并改进了产品开发过程仿真算法。最后,通过一个实例证明了该模型的有效性和实用性。 展开更多
关键词 复杂产品开发 活动重叠 过程仿真 设计结构矩阵
下载PDF
Leakage Reduction Using DTSCL and Current Mirror SCL Logic Structures for LP-LV Circuits
7
作者 Sanjeev Rai Ram Awadh Mishra Sudarshan Tiwari 《Circuits and Systems》 2013年第1期20-28,共9页
This paper presents a novel approach to design robust Source Coupled Logic (SCL) for implementing ultra low power circuits. In this paper, we propose two different source coupled logic structures and analyze the perfo... This paper presents a novel approach to design robust Source Coupled Logic (SCL) for implementing ultra low power circuits. In this paper, we propose two different source coupled logic structures and analyze the performance of these structures with STSCL (Sub-threshold SCL). The first design under consideration is DTPMOS as load device which analyses the performance of Dynamic Threshold SCL (DTSCL) Logic with previous source coupled logic for ultra low power operation. DTSCL circuits exhibit a better power-delay Performance compared with the STSCL Logic. It can be seen that the proposed circuit provides 56% reduction in power delay product. The second design under consideration uses basic current mirror active load device to provide required voltage swing. Current mirror source coupled logic (CMSCL) can be used for high speed operation. The advantage of this design is that it provides 54% reduction in power delay product over conventional STSCL. The main drawback of this design is that it provides a higher power dissipation compared to other source coupled logic structures. The proposed circuit provides lower sensitivity to temperature and power supply variation, with a superior control over power dissipation. Measurements of test structures simulated in 0.18 μm CMOS technology shows that the proposed DTSCL logic concept can be utilized successfully for bias currents as low as 1 pA. Measurements show that existing standard cell libraries offer a good solution for ultra low power SCL circuits. Cadence Virtuoso schematic editor and Spectre Simulation tools have been used. 展开更多
关键词 CMOS Integrated CIRCUITS CMOS LOGIC Circuit Dynamic Threshold MOS (DTMOS) power-delay product Source-Coupled LOGIC (SCL) SUB-THRESHOLD CMOS SUB-THRESHOLD SCL Ultra-Low-Power CIRCUITS Weak Inversion LP-LV(Low Power-Low Voltage)
下载PDF
等离子体显示屏基板玻璃及其制造工艺
8
作者 段志远 姜宏 +1 位作者 郭卫 王自强 《洛阳理工学院学报(自然科学版)》 2008年第2期13-17,共5页
根据等离子体显示屏(PDP)的制作工艺分析基板玻璃应具备的性能特征,根据玻璃的性能特征提出基板玻璃在等离子体显示屏制作应用中的主要注意事项;综合分析介绍了PDP基板玻璃的生产工艺。
关键词 等离子体显示屏(pdp) 玻璃性能 生产工艺
下载PDF
Propagation delay and power dissipation for different aspect ratio of single-walled carbon nanotube bundled TSV
9
作者 Tanu Goyal Manoj Kumar Majumder Brajesh Kumar Kaushik 《Journal of Semiconductors》 EI CAS CSCD 2015年第6期99-104,共6页
Through-silicon vias (TSVs) have provided an attractive solution for three-dimensional (3D) integrated devices and circuit technologies with reduced parasitic losses and power dissipation, higher input-output (I/... Through-silicon vias (TSVs) have provided an attractive solution for three-dimensional (3D) integrated devices and circuit technologies with reduced parasitic losses and power dissipation, higher input-output (I/O) den- sity and improved system performance. This paper investigates the propagation delay and average power dissipation of single-walled carbon nanotube bundled TSVs having different via radius and height. Depending on the physical configuration, a comprehensive and accurate analytical model of CNT bundled TSV is employed to represent the via (vertical interconnect access) line of a driver-TSV-load (DTL) system. The via radius and height are used to estimate the bundle aspect ratio (AR) and the cross-sectional area. For a fixed via height, the delay and the power dissipation are reduced up to 96.2% using a SWCNT bundled TSV with AR = 300 : 1 in comparison to AR = 6:1. 展开更多
关键词 carbon nanotube through-silicon vias equivalent RLC circuit model propagation delay power-delay product area-delay product
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部