期刊文献+
共找到349篇文章
< 1 2 18 >
每页显示 20 50 100
A high precision time-to-digital converter based on multi-phase clock implemented within Field-Programmable-Gate-Array 被引量:7
1
作者 CHEN Kai LIU Shubin AN Qi 《Nuclear Science and Techniques》 SCIE CAS CSCD 2010年第2期123-128,共6页
In this paper, the design of a coarse-fine interpolation Time-to-Digital Converter (TDC) is implemented in an ALTERA’s Cyclone FPGA. The carry-select chain performs as the tapped delay line. The Logic Array Block (LA... In this paper, the design of a coarse-fine interpolation Time-to-Digital Converter (TDC) is implemented in an ALTERA’s Cyclone FPGA. The carry-select chain performs as the tapped delay line. The Logic Array Block (LAB) having a propagation delay of 165 ps in the chain is synthesized as delay cell. Coarse counters triggered by the global clock count the more significant bits of the time data. This clock is also fed through the delay line, and LABs create the copies. The replicas are latched by the tested event signal, and the less significant bits are encoded from the latched binary bits. Single-shot resolution of the TDC can be 60 ps. The worst Differential Nonlinearity (DNL) is about 0.2 Least Significant Bit (LSB, 165 ps in this TDC module), and the Integral Nonlinearity (INL) is 0.6 LSB. In comparison with other architectures using the synchronous global clock to sample the taps, this architecture consumed less electric power and logic cells, and is more stable. 展开更多
关键词 现场可编程门阵列 时间数字转换器 位时钟 高精度 抽头延迟线 多相 基础 微分非线性
下载PDF
Synthesis of Nonlinear Control of Switching Topologies of Buck-Boost Converter Using Fuzzy Logic on Field Programmable Gate Array (FPGA) 被引量:1
2
作者 Johnson A. Asumadu Vaidhyanathan Jagannathan Arkhom Chachavalnanont 《Journal of Intelligent Learning Systems and Applications》 2010年第1期36-42,共7页
An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the conv... An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the converter was mapped into a look-up table that was synthesized into a set of Boolean equations. A VLSI chip–a field programmable gate array (FPGA) was used to implement the Boolean equations. Features include the size of RAM chip independent of number of rules in the knowledge base, on-chip fuzzification and defuzzification, faster response with speeds over giga fuzzy logic inferences per sec (FLIPS), and an inexpensive VLSI chip. The key application areas are: 1) on-chip integrated controllers;and 2) on-chip co-integration for entire system of sensors, circuits, controllers, and detectors for building complete instrument systems. 展开更多
关键词 Multi-Fuzzy Logic Controller (MFLC) Field programmable Gate Array (FPGA) BUCK-BOOST converter BOOLEAN Look-Up TABLE CO-INTEGRATION
下载PDF
A 78-MHz BW Continuous-Time Sigma-Delta ADC with Programmable VCO Quantizer
3
作者 Sha Li Qiao Meng +1 位作者 Irfan Tariq Xi Chen 《Computers, Materials & Continua》 SCIE EI 2022年第9期6079-6090,共12页
This article presents a high speed third-order continuous-time(CT)sigma-delta analog-to-digital converter(SDADC)based on voltagecontrolled oscillator(VCO),featuring a digital programmable quantizer structure.To improv... This article presents a high speed third-order continuous-time(CT)sigma-delta analog-to-digital converter(SDADC)based on voltagecontrolled oscillator(VCO),featuring a digital programmable quantizer structure.To improve the overall performance,not only oversampling technique but also noise-shaping enhancing technique is used to suppress in-band noise.Due to the intrinsic first-order noise-shaping of the VCO quantizer,the proposed third-order SDADC can realize forth-order noise-shaping ideally.As a bright advantage,the proposed programmable VCO quantizer is digital-friendly,which can simplify the design process and improve antiinterference capability of the circuit.A 4-bit programmable VCO quantizer clocked at 2.5 GHz,which is proposed in a 40 nm complementary metaloxide semiconductor(CMOS)technology,consists of an analog VCO circuit and a digital programmable quantizer,achieving 50.7 dB signal-to-noise ratio(SNR)and 26.9 dB signal-to-noise-and-distortion ration(SNDR)for a 19 MHz−3.5 dBFS input signal in 78 MHz bandwidth(BW).The digital quantizer,which is programmed in the Verilog hardware description language(HDL),consists of two-stage D-flip-flop(DFF)based registers,XOR gates and an adder.The presented SDADC adopts the cascade of integrators with feed-forward summation(CIFF)structure with a third-order loop filter,operating at 2.5 GHz and showing behavioral simulation performance of 92.9 dB SNR over 78 MHz bandwidth. 展开更多
关键词 Sigma-delta ADC oversampling converter VCO noise-shaping programmable quantizer
下载PDF
PULSE SHRINKING TIME-TO-DIGITAL CONVERTER FOR UWB APPLICATION
4
作者 Chen Chao Meng Shengwei +2 位作者 Xia Zhenghuan Fang Guangyou Yin Hejun 《Journal of Electronics(China)》 2014年第3期180-186,共7页
A kind of architecture of Time-to-Digital Converter(TDC) for Ultra-WideBand(UWB) application is presented. The proposed TDC is based on pulse shrinking, and implemented in a Field Programmable Gate Array(FPGA) device.... A kind of architecture of Time-to-Digital Converter(TDC) for Ultra-WideBand(UWB) application is presented. The proposed TDC is based on pulse shrinking, and implemented in a Field Programmable Gate Array(FPGA) device. The pulse shrinking is realized in a loop containing two Programmable Delay Lines(PDLs) or a two-channel PDL. One line(channel) delays the rising edge and the other line(channel) delays the falling edge of a circulating pulse. Delay resolution of PDL is converted into a digital output code under known conditions of pulse width. This delay resolution measurement mechanism is different from the conventional time interval measurement mechanism based on pulse shrinking of conversion of unknown pulse width into a digital output code. This mechanism automatically avoids the influence of unwanted pulse shrinking by any circuit element apart from the lines. The achieved relative errors for four PDLs are within 0.80%–1.60%. 展开更多
关键词 Ultra-WideBand(UWB) Pulse shrinking Time-to-Digital converter(TDC) programmable Delay Line(PDL) Delay resolution measurement
下载PDF
DSP与PDC通信方案的设计 被引量:1
5
作者 薛继华 《南通职业大学学报》 2010年第4期107-110,共4页
数字信号处理器(DSP)与数字下变频器(PDC)之间的通信是中频数字化接收机的核心技术之一。文章介绍了中频数字化接收机中TMS320VC5402 DSP与数字下变频器HSP50216之间的硬件联接,并以16 kHz带宽解调方案为例详细介绍了滤波器链和数字AGC... 数字信号处理器(DSP)与数字下变频器(PDC)之间的通信是中频数字化接收机的核心技术之一。文章介绍了中频数字化接收机中TMS320VC5402 DSP与数字下变频器HSP50216之间的硬件联接,并以16 kHz带宽解调方案为例详细介绍了滤波器链和数字AGC的设计方案。 展开更多
关键词 数字信号处理器(DSP) HSP50216(pdc) 滤波器链 通信方案
下载PDF
应用于NV系综量子实验调控的数字锁相放大器设计与实现
6
作者 邓宇轩 徐南阳 +1 位作者 陈宝 周明媞 《合肥工业大学学报(自然科学版)》 北大核心 2025年第1期44-49,共6页
文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmab... 文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmable gate array,FPGA)与精简指令集计算机(reduced instruction set computer,RISC)微处理器(advanced RISC machines,ARM)内核的基本架构,同时搭载双路高采样率的模数转换器(analog to digital converter,ADC)和数模转换器(digital to analog converter,DAC)。整套系统可以同时进行多路锁相放大处理,输入模拟噪声低至1 nV/Hz 1/2,采样率高达125 MS/s,数据传输带宽可达800 Mib/s,具有集成化程度高、易操控、锁相准确性较高等特点。该设计成功应用在NV系综实验平台上,光探测磁共振(optically detected magnetic resonance,ODMR)实验及后续计算结果表明,使用文中锁相放大器的磁强计灵敏度可以达到1.23 nT/Hz 1/2。 展开更多
关键词 现场可编辑门阵列(FPGA) 精简指令集计算机微处理器(ARM) 模数转换器(ADC) 锁相放大器 光探测磁共振(ODMR)
下载PDF
基于碳化硅器件的电力电子变压器单元设计
7
作者 徐海 张雨莹 刘祥洋 《电力电子技术》 2025年第2期23-26,共4页
电力电子变压器(PET)因便于模块化集成、接口灵活丰富而不失为一种变压器的良好替代方案。第3代半导体材料碳化硅(SiC)的发展为PET在中高压领域的应用拓展了道路,同时现场可编程门阵列(FPGA)的快速高精度并行处理和多通道输出为实现变... 电力电子变压器(PET)因便于模块化集成、接口灵活丰富而不失为一种变压器的良好替代方案。第3代半导体材料碳化硅(SiC)的发展为PET在中高压领域的应用拓展了道路,同时现场可编程门阵列(FPGA)的快速高精度并行处理和多通道输出为实现变换器简捷精确的控制拓展了可能。本文提出一种PET单元的设计,包括Boost PFC整流单元、对称结构的CLLLC谐振变换单元以及逆变单元。首先对各单元进行理论分析及参数设计,然后通过Matlab/Simulink搭建仿真模型进行验证,最后采用SiC MOSFET搭建CLLLC谐振变换器单元及逆变单元实物。仿真及实验结果表明该单元设计具有可行性,为采用新器件构建PET提供了一种可能。 展开更多
关键词 电力电子变压器 碳化硅 现场可编程门阵列 谐振变换单元
下载PDF
基于可编程序控制器和变频器的多段速控制系统
8
作者 李航 《上海电气技术》 2024年第2期48-52,共5页
基于可编程序控制器和变频器设计了一套多段速控制系统。在分析多段速控制系统控制要求的基础上,进行可编程序控制器与变频器的硬件接线,分配可编程序控制器的输入输出地址,配置变频器的参数。设计多段速控制系统的时序图和顺序功能图,... 基于可编程序控制器和变频器设计了一套多段速控制系统。在分析多段速控制系统控制要求的基础上,进行可编程序控制器与变频器的硬件接线,分配可编程序控制器的输入输出地址,配置变频器的参数。设计多段速控制系统的时序图和顺序功能图,采用定时器指令为主体编写梯形图。通过调试确认,所设计的多段速控制系统能够满足控制要求,运行稳定可靠。 展开更多
关键词 可编程序控制器 变频器 控制系统 设计
下载PDF
基于ARM和FPGA的数字多道分析器研制
9
作者 武旭东 麻金龙 +2 位作者 段金松 李婷 王玮 《世界核地质科学》 CAS 2024年第1期164-173,共10页
多道分析器作为γ能谱测量中不可或缺的组件,其性能直接影响能谱仪分辨率及测量精度,传统的多道分析器多采用模拟电路方法或使用数字采集卡实现。模拟多道对于影响能谱仪性能的成形时间、脉冲通过率及死区时间修正等问题上具有一定的局... 多道分析器作为γ能谱测量中不可或缺的组件,其性能直接影响能谱仪分辨率及测量精度,传统的多道分析器多采用模拟电路方法或使用数字采集卡实现。模拟多道对于影响能谱仪性能的成形时间、脉冲通过率及死区时间修正等问题上具有一定的局限性,而这会直接影响能谱分析结果;数字采集卡是实现数字采集的计算机扩展卡,成本较高,不利于市场化推广。数字多道分析器对脉冲信号进行全数字采样,将其转化为数字量,利用数字信号处理方法,通过软件实现,完成整个信号分析处理过程,可极大提高系统稳定性与可靠性,相比于前两种方案,优势明显。设计了一款数字多道分析器,采用ARM处理器+高速ADC+FPGA的硬件方案,主要包括AD采样模块、FPGA数据处理模块和以STM32F4为核心的控制和通信模块。使用数字信号处理方法,编写硬件描述代码实现了脉冲信号滤波成型、幅值提取和基线修正等核脉冲处理的关键算法,最后给出探测器核信号经本文设计的数字多道处理后的γ能谱图。根据国内外研究成果及理论基础,经过深入系统理论分析,方法仿真验证,以及实际调试过程,最终研制出一款可商业化实用、完整且高精度的数字多道分析器,并将其应用在低本底γ能谱仪上,其能量分辨率测试均值为6.6791%,能量线性相关度R2在0.9999以上,积分非线性为0.26%。设计的数字化多道分析器采用ARM+FPGA的方式,极大程度降低了系统设计难度和成本,实现了高精度、高速的脉冲信号数字化,测试性能可达到数字采集卡的水平,具有极高的市场应用价值。 展开更多
关键词 模数转换器 现场可编程门阵列 多道脉冲分析器 基线修正
下载PDF
一种FPGA⁃TDC防气泡误差编码器设计
10
作者 陆江镕 李文昌 +2 位作者 刘剑 张天一 王彦虎 《半导体技术》 CAS 北大核心 2024年第5期471-475,482,共6页
在设计基于现场可编程门阵列(FPGA)的时间数字转换器(TDC)时,时钟偏斜等因素产生的气泡误差会造成抽头延迟链(TDL)中的延迟单元失效,导致TDC的分辨率变差。提出了一种防气泡误差编码器,通过统计抽头延迟链中发生变化的抽头个数,该编码... 在设计基于现场可编程门阵列(FPGA)的时间数字转换器(TDC)时,时钟偏斜等因素产生的气泡误差会造成抽头延迟链(TDL)中的延迟单元失效,导致TDC的分辨率变差。提出了一种防气泡误差编码器,通过统计抽头延迟链中发生变化的抽头个数,该编码器使抽头延迟链跳变顺序按照时间顺序映射,从而消除气泡误差的影响。利用Xilinx Virtex UltraScale+FPGA对该防气泡误差编码器的有效性进行验证,使用该编码器后,基于双端采样法的抽头延迟链TDC分辨率由3.18 ps提升至1.76 ps。实验结果表明,所提出的防气泡误差编码器能够解决气泡误差导致的延迟单元失效的问题,避免分辨率的损失。 展开更多
关键词 时间数字转换器(TDC) 现场可编程门阵列(FPGA) 气泡误差 编码器 抽头延迟链(TDL)
下载PDF
一种具有1~128倍可变增益放大器的低功耗Sigma⁃Delta ADC
11
作者 聂勇 吴旦昱 +2 位作者 王丹丹 唐朝 吴霖真 《半导体技术》 CAS 北大核心 2024年第5期476-482,共7页
为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB... 为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB的量化误差;使用优化的反馈电路,减小了电容失配引入的误差;PGA采用轨到轨的运放电路拓扑,增大了整个芯片的电压适应范围。基于180 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该Sigma⁃Delta ADC在采样频率512 kHz、过采样率(OSR)为256时,峰值信噪谐波失真比(SNDR)和有效位数(ENOB)分别为75.29 dB和12.21 bit,芯片功耗仅为0.92 mW。芯片能在2.3~5.5 V宽电源电压范围内正常工作,可实现最大128 V/V的增益。适用于小型传感器的信号测量应用,可以满足小型传感器低功耗、高精度的需求。 展开更多
关键词 模数转换器(ADC) 全差分开关电容器 Sigma⁃Delta调制器 1.5 bit量化 低功耗 可编程增益放大器(PGA)
下载PDF
基于西门子PLC的无障碍轮椅升降梯控制系统设计 被引量:1
12
作者 杜佳亮 韩飞 +2 位作者 刘冉 李妍 李姝 《电子设计工程》 2024年第6期32-36,41,共6页
针对我国残障人士及老年人出行困难的现状,设计了一套可用于老旧小区、地铁、体育馆等公共场所的无障碍轮椅升降梯控制系统。硬件方面,系统主要由PLC控制器、数据采集传感器、电机驱动器、变频器、监控模块、无线数据传输模块、报警模... 针对我国残障人士及老年人出行困难的现状,设计了一套可用于老旧小区、地铁、体育馆等公共场所的无障碍轮椅升降梯控制系统。硬件方面,系统主要由PLC控制器、数据采集传感器、电机驱动器、变频器、监控模块、无线数据传输模块、报警模块等组成,主要负责控制升降梯的运行、主从站的无线通信、实时监控设备运行状态及危险状况语音报警;软件方面,PLC控制程序采用状态机模型进行设计,同时对设备的逻辑、联锁及保护进行严格设计保障使用的流畅性;设计了基于MODBUS协议的远程无线变频调速控制系统,利用轮询通信实时读取变频器的运行状态。系统硬件方面可靠性高、功能齐全;软件方面使用方便、设计人性化,易于扩展和调试,并具有一定的通用性。对无障碍轮椅升降梯的发展具有一定的现实意义。 展开更多
关键词 无障碍轮椅升降梯 可编程逻辑控制器 MODBUS通信协议 变频器
下载PDF
基于PLC和触摸屏的物料自动分拣系统的设计 被引量:2
13
作者 潘美君 朱红梅 《电工技术》 2024年第8期25-27,共3页
以S7-1200可编程控制器、汇川变频器、汇川伺服控制器、昆仑通态触摸屏等设备为主要载体,实现了物料自动生产线分拣系统的控制。该系统设计涵盖PLC控制、HIM人机界面、变频调速、伺服驱动、传感器等先进控制技术,完成了对物料自动生产... 以S7-1200可编程控制器、汇川变频器、汇川伺服控制器、昆仑通态触摸屏等设备为主要载体,实现了物料自动生产线分拣系统的控制。该系统设计涵盖PLC控制、HIM人机界面、变频调速、伺服驱动、传感器等先进控制技术,完成了对物料自动生产线分拣系统的远程化在线控制以及物料生产过程的实时可视化监控。系统运行稳定、可靠性高,具有较高的应用推广价值。 展开更多
关键词 可编程控制器 传感器技术 HMI监控技术 网络通信技术 变频器
下载PDF
Profibus-DP总线在印染拉幅定形机电气控制系统上的应用
14
作者 周振环 《产业用纺织品》 2024年第2期48-52,共5页
对印染拉幅定形机的电气控制系统进行概述。该系统采用先进的西门子Profibus-DP总线通信技术,配备丹佛斯FC302变频器构成速度闭环控制方式。通过信号级联输出方式,实现各传动单元之间的速度同步,提高速度信号的实时性和精确度。此外,介... 对印染拉幅定形机的电气控制系统进行概述。该系统采用先进的西门子Profibus-DP总线通信技术,配备丹佛斯FC302变频器构成速度闭环控制方式。通过信号级联输出方式,实现各传动单元之间的速度同步,提高速度信号的实时性和精确度。此外,介绍了风机变频器和温控表所采用的Modbus总线通信方式,该通信方式实现了更好的设备数据整合与数据交换。 展开更多
关键词 印染拉幅定形机 PROFIBUS-DP总线 速度闭环 触摸屏 MODBUS总线 变频器 信号级联 可编程逻辑控制器
下载PDF
变频器在供水泵控制中的应用与节能
15
作者 张恒 《机械管理开发》 2024年第8期174-175,178,共3页
以某水厂清水泵房一期项目为研究对象,针对供水泵运行能耗高、效果差的问题,提出水泵变频改造方案。阐述水泵变频的基本原理,进行水泵调速分析,再说明供水泵变频改造的实施步骤、控制方式及工作流程,最后从经济效益、运行性能两个方面... 以某水厂清水泵房一期项目为研究对象,针对供水泵运行能耗高、效果差的问题,提出水泵变频改造方案。阐述水泵变频的基本原理,进行水泵调速分析,再说明供水泵变频改造的实施步骤、控制方式及工作流程,最后从经济效益、运行性能两个方面综合评价供水泵变频改造方案的应用效果。实践表明,采用变频器改造供水泵后,可以提高自动化控制水平,降低水泵故障发生率,节约能源,年节电效益达到30.2万元,取得良好的变频改造效果。 展开更多
关键词 供水泵 变频器 改造方案 自动化水平
下载PDF
基于CPLD的发射机便携式综合检测设备设计
16
作者 马文宁 《现代导航》 2024年第1期75-78,共4页
以模拟数字转换(ADC)采样技术为基础,结合嵌入式逻辑分析软件仿真技术,使用复杂可编程逻辑器件(CPLD)实现了一套发射机综合测试设备,该设备具有参数采集、输出功率采样、故障显示、状态显示、状态控制、状态在线监测功能及便携式、轻量... 以模拟数字转换(ADC)采样技术为基础,结合嵌入式逻辑分析软件仿真技术,使用复杂可编程逻辑器件(CPLD)实现了一套发射机综合测试设备,该设备具有参数采集、输出功率采样、故障显示、状态显示、状态控制、状态在线监测功能及便携式、轻量化的特性,在发射机外场调试、设备抢修等方面具有很强的实用性。 展开更多
关键词 复杂可编程逻辑器件 在线仿真 模拟数字转换
下载PDF
双工业机器人可移动底座协同控制研究
17
作者 宋博仕 牛津成 +2 位作者 魏孔平 傅继军 马伟俊 《智能物联技术》 2024年第3期56-59,共4页
工业机器人广泛应用于自动上料、搬运等作业。工业机器人存在工作空间有限等特征,通过工业机器人第七轴驱动工业机器人底座移动扩展了工作空间。采用西门子可编程逻辑控制器(Programmable Logic Controller,PLC)变频器实现工业机器人底... 工业机器人广泛应用于自动上料、搬运等作业。工业机器人存在工作空间有限等特征,通过工业机器人第七轴驱动工业机器人底座移动扩展了工作空间。采用西门子可编程逻辑控制器(Programmable Logic Controller,PLC)变频器实现工业机器人底座沿着双轨槽钢在多个仓位间移动,研究双工业机器人可移动底座控制策略,实现多工位自动上料,满足生产需求,极大地提高效率。该系统在包装材料的铸膜塑料袋生产配方工艺调整及优化中有很好的应用价值。 展开更多
关键词 多工位 可移动底座 工业机器人 可编程逻辑控制器(PLC) 变频器
下载PDF
三星TM-1500型离心空压机的变频控制改造
18
作者 马丁 赵宝旭 +1 位作者 徐琼 汤璞 《现代制造技术与装备》 2024年第4期154-156,共3页
离心空压机独特的离心式压缩方式,使其能够在运行过程中保持较高的效率,是钢铁生产中重要的动力设备。为降低武钢集团有限公司某厂空压站离心空压机的运行能耗,在分析其运行原理的基础上,对空压机进行电气系统变频调速改造,将高压电机... 离心空压机独特的离心式压缩方式,使其能够在运行过程中保持较高的效率,是钢铁生产中重要的动力设备。为降低武钢集团有限公司某厂空压站离心空压机的运行能耗,在分析其运行原理的基础上,对空压机进行电气系统变频调速改造,将高压电机启动方式由星型-三角启动改造为由可编程逻辑控制器(Programmable Logic Controller,PLC)、变频器控制,以提升设备运行的稳定性,给企业带来经济效益。 展开更多
关键词 离心空压机 变频控制 可编程逻辑控制器(PLC) 变频器 节能降耗
下载PDF
基于FPGA的永磁同步电机三相电流同步采样方案
19
作者 廖丽诚 李淼 《控制与信息技术》 2024年第3期104-108,共5页
在永磁牵引控制平台中,为了实现永磁同步电机控制更优,需根据控制周期对电机的三相电流进行同步采样;同时,为了满足过流故障的实时保护,需要对电流以较小的时间间隔进行持续采样。为此,文章基于FPGA设计了一种利用一套ADC芯片同时满足... 在永磁牵引控制平台中,为了实现永磁同步电机控制更优,需根据控制周期对电机的三相电流进行同步采样;同时,为了满足过流故障的实时保护,需要对电流以较小的时间间隔进行持续采样。为此,文章基于FPGA设计了一种利用一套ADC芯片同时满足永磁同步电机控制所需电流同步采样和过流实时保护需求的快速定时采样方案。该方案通过实时获取用户配置的同步采样周期,并结合定时采样周期,智能地生成ADC转换启动信号的方式,从而实现对永磁同步电机电流的同步采样和定时采样控制。最后,基于实际永磁牵引控制平台进行实验,结果验证了所提方案的可行性和有效性。 展开更多
关键词 永磁同步电机 同步采样 定时采样 FPGA ADC
下载PDF
基于现场可编程门阵列的多路PWM波形发生器 被引量:52
20
作者 李建林 王立乔 +2 位作者 李彩霞 韩冰 张仲超 《中国电机工程学报》 EI CSCD 北大核心 2005年第10期55-59,共5页
研制了基于现场可编程门阵列(FPGA)实现的多路PWM脉冲发生器。该脉冲发生器通过接口单元接收DSP写入的PWM脉冲宽度数据,然后产生PWM波形,其工作不受DSP影响。同时介绍了脉冲发生器的基本原理、硬件构成和实现方法。该PWM发生器既简化了... 研制了基于现场可编程门阵列(FPGA)实现的多路PWM脉冲发生器。该脉冲发生器通过接口单元接收DSP写入的PWM脉冲宽度数据,然后产生PWM波形,其工作不受DSP影响。同时介绍了脉冲发生器的基本原理、硬件构成和实现方法。该PWM发生器既简化了电路的设计,提高了系统的可靠性,又可保证逆变器功率元件触发的同步。 展开更多
关键词 逆变器 功率元件 现场可编程门阵列 多路PWM波形发生器 脉冲发生器
下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部