期刊文献+
共找到116篇文章
< 1 2 6 >
每页显示 20 50 100
Pattern dependence in synergistic effects of total dose on single-event upset hardness 被引量:1
1
作者 郭红霞 丁李利 +4 位作者 肖尧 张凤祁 罗尹虹 赵雯 王园明 《Chinese Physics B》 SCIE EI CAS CSCD 2016年第9期463-467,共5页
The pattern dependence in synergistic effects was studied in a 0.18 μm static random access memory(SRAM) circuit.Experiments were performed under two SEU test environments:3 Me V protons and heavy ions.Measured re... The pattern dependence in synergistic effects was studied in a 0.18 μm static random access memory(SRAM) circuit.Experiments were performed under two SEU test environments:3 Me V protons and heavy ions.Measured results show different trends.In heavy ion SEU test,the degradation in the peripheral circuitry also existed because the measured SEU cross section decreased regardless of the patterns written to the SRAM array.TCAD simulation was performed.TIDinduced degradation in n MOSFETs mainly induced the imprint effect in the SRAM cell,which is consistent with the measured results under the proton environment,but cannot explain the phenomena observed under heavy ion environment.A possible explanation could be the contribution from the radiation-induced GIDL in pMOSFETs. 展开更多
关键词 pattern dependence total dose single event upsetseu static random access memory(SRAM)
下载PDF
基于双核锁步的多核处理器SEU加固方法
2
作者 郭强 伍攀峰 许振龙 《计算机测量与控制》 2024年第3期293-299,共7页
以单粒子翻转为代表的软错误是制约COTS器件空间应用的主要因素之一;为了满足空间应用对高集成卫星电子系统抗辐照防护的要求,提出了一种面向通用多核处理器的单粒子翻转加固方法,通过软件层面双核互检,在不额外增加硬件开销的前提下,... 以单粒子翻转为代表的软错误是制约COTS器件空间应用的主要因素之一;为了满足空间应用对高集成卫星电子系统抗辐照防护的要求,提出了一种面向通用多核处理器的单粒子翻转加固方法,通过软件层面双核互检,在不额外增加硬件开销的前提下,充分提高了COTS器件的可靠性,具有良好的可移植性和较强的工程实用价值;进行软件故障注入实验,在程序执行的关键节点注入错误信息,验证该双核互检方法实用性;实验结果表明双核互锁方法可以100%检测出系统中产生的单粒子翻转,抗软错误能力满足应用需要。 展开更多
关键词 双核锁步 抗辐射加固 单粒子翻转 多核处理器 软件故障注入
下载PDF
FinFET器件单粒子翻转物理机制研究评述
3
作者 王仕达 张洪伟 +2 位作者 唐民 梅博 孙毅 《航天器环境工程》 CSCD 2024年第2期225-233,共9页
鳍式场效应晶体管(FinFET)器件由于其较高的集成度以及运算密度,已成为未来航天应用领域的重要选择。FinFET器件的辐射敏感性与其制作工艺和工作条件息息相关。为了解FinFET器件的单粒子翻转(SEU)敏感机制,文章结合国内外开展的相关研究... 鳍式场效应晶体管(FinFET)器件由于其较高的集成度以及运算密度,已成为未来航天应用领域的重要选择。FinFET器件的辐射敏感性与其制作工艺和工作条件息息相关。为了解FinFET器件的单粒子翻转(SEU)敏感机制,文章结合国内外开展的相关研究,从SEU机理出发,分析了器件特征尺寸、电源电压和入射粒子的线性能量传输(LET)值等不同条件对器件SEU敏感性的影响,最后结合实际对FinFET器件SEU的研究发展方向进行展望。 展开更多
关键词 鳍式场效应晶体管 单粒子翻转 软错误率 静态随机存取存储器
下载PDF
基因循环存储模块的SEU自检 被引量:4
4
作者 李丹阳 蔡金燕 +1 位作者 孟亚峰 朱赛 《半导体技术》 CAS CSCD 北大核心 2016年第4期312-318,共7页
胚胎电子细胞的基因循环存储模块在辐射空间容易受到单粒子翻转(SEU)影响,由于缺乏有效的自检手段,严重制约了胚胎电子阵列在深空等辐射环境中的应用。本文设计了一种新型的具有SEU自修复能力的触发器单元,并结合汉明纠错码,设计了一种... 胚胎电子细胞的基因循环存储模块在辐射空间容易受到单粒子翻转(SEU)影响,由于缺乏有效的自检手段,严重制约了胚胎电子阵列在深空等辐射环境中的应用。本文设计了一种新型的具有SEU自修复能力的触发器单元,并结合汉明纠错码,设计了一种新型的具有SEU自检和自修复能力的基因循环存储模块,可以在维持胚胎电子细胞阵列正常工作的情况下,实时有效的检测并修复1 bit SEU。以2 bit进位加法器为例,通过仿真实验,验证了胚胎电子细胞的SEU自检和自修复能力。 展开更多
关键词 胚胎电子细胞 基因循环存储模块 单粒子翻转(seu) 汉明码 自修复
下载PDF
基于March C-算法的SRAM芯片的SEU失效测试系统 被引量:2
5
作者 王鹏 李振 +1 位作者 邵伟 薛茜男 《电子器件》 CAS 北大核心 2014年第5期803-807,共5页
为实现SRAM芯片的单粒子翻转故障检测,基于LabVIEW和FPGA设计了一套存储器测试系统:故障监测端基于LabVIEW开发了可视化的测试平台,执行数据的采集、存储及结果分析任务,板卡测试端通过FPGA向参考SRAM和待测SRAM注入基于March C-算法的... 为实现SRAM芯片的单粒子翻转故障检测,基于LabVIEW和FPGA设计了一套存储器测试系统:故障监测端基于LabVIEW开发了可视化的测试平台,执行数据的采集、存储及结果分析任务,板卡测试端通过FPGA向参考SRAM和待测SRAM注入基于March C-算法的测试向量,通过NI公司的HSDIO-6548板卡采集2个SRAM的数据,根据其比较结果判定SEU故障是否发生。该系统可以实时监测故障状态及测试进程,并且具有较好的可扩展性。 展开更多
关键词 仿真测试 单粒子翻转 LabVIEW MARCH C-算法 SRAM
下载PDF
软硬协同的嵌入式系统存储可靠性增强设计 被引量:1
6
作者 杨渊 邹祖伟 《太赫兹科学与电子信息学报》 2024年第2期219-226,共8页
单粒子翻转(SEU)效应是造成空天环境中处理器故障的常见原因,需进行有效的防护设计,提升航空航天等高空设备的可靠性。传统的嵌入式可靠性防护设计一般采用单一的硬件或软件方法:采用软件三模冗余实现,需要占用大量的中央处理器(CPU)资... 单粒子翻转(SEU)效应是造成空天环境中处理器故障的常见原因,需进行有效的防护设计,提升航空航天等高空设备的可靠性。传统的嵌入式可靠性防护设计一般采用单一的硬件或软件方法:采用软件三模冗余实现,需要占用大量的中央处理器(CPU)资源;采用硬件电路实现,无法输出错误信息。以PPC460处理器为目标系统,探讨了利用现场可编程门阵列(FPGA)对PPC460处理器的可靠性增强设计方法,同时使用扩展型的汉明码编解码算法、奇偶校验、三模冗余技术,利用软硬协同的方式提高了存储空间内数据的正确性,减少了CPU资源消耗,有效实现了PPC460处理器在特殊复杂环境中对重要数据的高安全、高可靠、抗干扰保护。 展开更多
关键词 现场可编程门阵列(FPGA) 单粒子翻转 汉明码 三模冗余
下载PDF
基于FPGA与Raspberry Pi的SEU测试系统设计 被引量:3
7
作者 孟令军 顾泽凌 +2 位作者 任楷飞 王志国 张敏 《电子器件》 CAS 北大核心 2018年第5期1231-1236,共6页
为了检测在大气粒子辐照条件下,FPGA产生翻转效应的误码率,设计了一种基于FPGA与Raspberry Pi的单粒子翻转效应测试系统。该设计采用FPGA作为系统主控,接收GPS实时信息并根据GPS的秒脉冲进行工作;主控FPGA对被测FPGA进行数据下载与回读... 为了检测在大气粒子辐照条件下,FPGA产生翻转效应的误码率,设计了一种基于FPGA与Raspberry Pi的单粒子翻转效应测试系统。该设计采用FPGA作为系统主控,接收GPS实时信息并根据GPS的秒脉冲进行工作;主控FPGA对被测FPGA进行数据下载与回读,并将比较结果发送到接口FPGA;首次采用Raspberry Pi作为上位机与接口FPGA进行通信,并将测试结果实时屏显同时保存到Micro SD卡,提高了存储的灵活性。通过青藏高原实测结果表明,该设计能实时显示测试结果,中子测试结果与中子探测仪保持一致,系统工作长时间保持稳定。现场获得了有效的测试数据,该系统满足设计要求。 展开更多
关键词 中子 FPGA RASPBERRY PI 单粒子翻转 测试
下载PDF
一种针对SEU的同步纠错流水线设计 被引量:1
8
作者 王党辉 辛明瑞 《西北工业大学学报》 EI CAS CSCD 北大核心 2010年第6期941-945,共5页
单粒子效应是星载计算机工作异常和发生故障的重要诱因之一,国内外多颗卫星曾遭受了单粒子效应的危害,造成巨大的经济损失。文章提出了一种同步纠错的流水线结构,对错误的检测与纠正进行了任务分解;当存在可纠正错误时,将纠正后的数据... 单粒子效应是星载计算机工作异常和发生故障的重要诱因之一,国内外多颗卫星曾遭受了单粒子效应的危害,造成巨大的经济损失。文章提出了一种同步纠错的流水线结构,对错误的检测与纠正进行了任务分解;当存在可纠正错误时,将纠正后的数据写入寄存器堆之后重启流水线。采用直接纠错流水线技术的Longtium-FT2容错处理器的抗辐射总剂量能力在采用普通商用加工工艺实现时达到了30 krad(Si)。 展开更多
关键词 微处理器芯片 可靠性 抗辐射 单粒子效应 同步纠错流水线
下载PDF
一种新型SEU/SET加固鉴频鉴相器设计
9
作者 陈吉华 秦军瑞 +1 位作者 赵振宇 刘衡竹 《国防科技大学学报》 EI CAS CSCD 北大核心 2009年第6期1-5,11,共6页
分析验证了传统D触发器型PFD结构的SEE敏感性,提出了一种新型的SEU/SET加固鉴频鉴相器,SPICE模拟结果表明该结构功能正确,对于1GHz的时钟信号,鉴频鉴相的精度可达0.8rad。锁相环的整体模拟结果表明,抗辐照的PFD与传统的PFD相比,锁相环... 分析验证了传统D触发器型PFD结构的SEE敏感性,提出了一种新型的SEU/SET加固鉴频鉴相器,SPICE模拟结果表明该结构功能正确,对于1GHz的时钟信号,鉴频鉴相的精度可达0.8rad。锁相环的整体模拟结果表明,抗辐照的PFD与传统的PFD相比,锁相环的电学性能没有改变,锁定时间保持一致。对传统D触发器型PFD和设计加固的PFD进行了遍历轰击模拟,结果显示,提出的抗辐照PFD加固效果非常明显,敏感节点的数目可以降低80%左右。 展开更多
关键词 单粒子瞬态 单粒子翻转 设计加固 锁相环 鉴频鉴相器
下载PDF
近地卫星长期SEU事件退火分析 被引量:2
10
作者 李强 李会锋 +2 位作者 孙先伟 耿西英智 朱俊 《光学精密工程》 EI CAS CSCD 北大核心 2019年第2期458-468,共11页
针对近地卫星在轨运行中的单粒子翻转事件(Single Event Upset,SEU)的退火问题,选取某卫星器件长期积累的SEU数据为样本,在分析器件长期温度变化的基础上,详细统计SEU事件的星下点以及年、月等时空分布特征,并讨论SEU事件与地球磁场分布... 针对近地卫星在轨运行中的单粒子翻转事件(Single Event Upset,SEU)的退火问题,选取某卫星器件长期积累的SEU数据为样本,在分析器件长期温度变化的基础上,详细统计SEU事件的星下点以及年、月等时空分布特征,并讨论SEU事件与地球磁场分布、F10.7曲线、中子监测数据的关联特性,最后以SEU事件发生的平均间隔为目标,建立退火模型,用实际数据进行退火估计。结果表明,SEU事件星下点发生在南大西洋异常区的达到67%以上,发生在南、北两极高纬度区域的超过16%,其它区域的不足17%;8、9、10、12这4个月份的SEU事件最多,占全年的38%以上;以远、近日点为参考时,发生在4~9月的约占50%,发生在其它月份的也在50%附近,两者十分接近;长期SEU事件受宇宙射线、太阳活动影响明显,长期性变化以宇宙射线影响为主,短期性变化以太阳活动影响为主;在轨道周期内温度变化约2℃、长期温升接近5℃的条件下,SEU事件时间间隔的均值约4.57d,退火零值约1.56×10-13 d,退火因子约7.94×10-15 d-1,衰减零值约24.34d,衰减因子约0.12d-1,退火特征并不明显,退火影响可不用考虑。 展开更多
关键词 空间环境 近地卫星 单粒子翻转 退火效应 估计
下载PDF
SEU加固存储单元多节点翻转的准三维数值模拟 被引量:2
11
作者 刘琳 赵元富 岳素格 《微电子学与计算机》 CSCD 北大核心 2010年第5期99-102,共4页
为了深入了解SEU加固存储单元中多节点翻转的内部电荷收集及电压变化机制,采用准三维模拟工具MEDICI,对DIED加固单元进行器件/电路的混合模拟.结果表明,瞬时浮制节点和电荷的横向扩散是多节点翻转的关键原因.还研究其他加固单元多节点... 为了深入了解SEU加固存储单元中多节点翻转的内部电荷收集及电压变化机制,采用准三维模拟工具MEDICI,对DIED加固单元进行器件/电路的混合模拟.结果表明,瞬时浮制节点和电荷的横向扩散是多节点翻转的关键原因.还研究其他加固单元多节点翻转的特点,并给出了避免多节点翻转的方法. 展开更多
关键词 多节点翻转 电荷收集 准三维模拟 seu
下载PDF
一种SEU硬核检测电路的设计与实现 被引量:1
12
作者 崔鹏 陈利光 +2 位作者 来金梅 周灏 鲍丽春 《计算机工程》 CAS CSCD 北大核心 2011年第20期252-254,267,共4页
现有的现场可编程门阵列(FPGA)芯片在进行单粒子翻转(SEU)检错时,只能针对FPGA配置单元进行周期性重复擦写而不能连续检错纠错。为此,设计一种能连续检测SEU错误并实时输出检错信息的硬核检测电路。该设计改进传统FPGA芯片的数据帧存储... 现有的现场可编程门阵列(FPGA)芯片在进行单粒子翻转(SEU)检错时,只能针对FPGA配置单元进行周期性重复擦写而不能连续检错纠错。为此,设计一种能连续检测SEU错误并实时输出检错信息的硬核检测电路。该设计改进传统FPGA芯片的数据帧存储结构,能对芯片进行连续回读循环冗余校验(CRC)。在FDP3P7芯片上的流片实现结果表明,该电路能在50 MHz工作频率下连续对芯片进行回读CRC校验,并正确输出SEU帧检错信息。 展开更多
关键词 现场可编程门阵列 单粒子翻转 循环冗余校验 seu检测 片上可编程系统
下载PDF
Heavy ion-induced single event upset sensitivity evaluation of 3D integrated static random access memory 被引量:6
13
作者 Xue-Bing Cao Li-Yi Xiao +5 位作者 Ming-Xue Huo Tian-Qi Wang Shan-Shan Liu Chun-Hua Qi An-Long Li Jin-Xiang Wang 《Nuclear Science and Techniques》 SCIE CAS CSCD 2018年第3期31-41,共11页
Heavy ion-induced single event upsets(SEUs)of static random access memory(SRAM), integrated with three-dimensional integrated circuit technology, are evaluated using a Monte Carlo simulation method based on the Geant4... Heavy ion-induced single event upsets(SEUs)of static random access memory(SRAM), integrated with three-dimensional integrated circuit technology, are evaluated using a Monte Carlo simulation method based on the Geant4 simulation toolkit. The SEU cross sections and multiple cell upset(MCU) susceptibility of 3D SRAM are explored using different types and energies of heavy ions.In the simulations, the sensitivities of different dies of 3D SRAM show noticeable discrepancies for low linear energy transfers(LETs). The average percentage of MCUs of 3D SRAM increases from 17.2 to 32.95%, followed by the energy of ^(209)Bi decreasing from 71.77 to 38.28 MeV/u. For a specific LET, the percentage of MCUs presents a notable difference between the face-to-face and back-toface structures. In the back-to-face structure, the percentage of MCUs increases with a deeper die, compared with the face-to-face structure. The simulation method and process are verified by comparing the SEU cross sections of planar SRAM with experimental data. The upset cross sections of the planar process and 3D integrated SRAM are analyzed. The results demonstrate that the 3D SRAM sensitivity is not greater than that of the planar SRAM. The 3D process technology has the potential to be applied to the aerospace and military fields. 展开更多
关键词 3D integration Single EVENT upset (seu) Multiple CELL upset (MCU) MONTE Carlo simulation
下载PDF
Verification of SEU resistance in 65 nm high-performance SRAM with dual DICE interleaving and EDAC mitigation strategies 被引量:2
14
作者 Ze He Shi-Wei Zhao +5 位作者 Tian-Qi Liu Chang Cai Xiao-Yu Yan Shuai Gao Yu-Zhu Liu Jie Liu 《Nuclear Science and Techniques》 SCIE EI CAS CSCD 2021年第12期64-76,共13页
A dual double interlocked storage cell(DICE)interleaving layout static random-access memory(SRAM)is designed and manufactured based on 65 nm bulk complementary metal oxide semiconductor technology.The single event ups... A dual double interlocked storage cell(DICE)interleaving layout static random-access memory(SRAM)is designed and manufactured based on 65 nm bulk complementary metal oxide semiconductor technology.The single event upset(SEU)cross sections of this memory are obtained via heavy ion irradiation with a linear energy transfer(LET)value ranging from 1.7 to 83.4 MeV/(mg/cm^(2)).Experimental results show that the upset threshold(LETth)of a 4 KB block is approximately 6 MeV/(mg/cm^(2)),which is much better than that of a standard unhardened SRAM with an identical technology node.A 1 KB block has a higher LETth of 25 MeV/(mg/cm^(2))owing to the use of the error detection and correction(EDAC)code.For a Ta ion irradiation test with the highest LET value(83.4 MeV/(mg/cm^(2))),the benefit of the EDAC code is reduced significantly because the multi-bit upset proportion in the SEU is increased remarkably.Compared with normal incident ions,the memory exhibits a higher SEU sensitivity in the tilt angle irradiation test.Moreover,the SEU cross section indicates a significant dependence on the data pattern.When comprehensively considering HSPICE simulation results and the sensitive area distributions of the DICE cell,it is shown that the data pattern dependence is primarily associated with the arrangement of sensitive transistor pairs in the layout.Finally,some suggestions are provided to further improve the radiation resistance of the memory.By implementing a particular design at the layout level,the SEU tolerance of the memory is improved significantly at a low area cost.Therefore,the designed 65 nm SRAM is suitable for electronic systems operating in serious radiation environments. 展开更多
关键词 Double interlocked storage cell(DICE) Error detection and correction(EDAC)code Heavy ion Radiation hardening technology Single event upset(seu) Static random-access memory(SRAM)
下载PDF
改进DICE结构的D触发器抗SEU设计
15
作者 孙敬 陈振娇 +1 位作者 陶建中 张宇涵 《电子与封装》 2016年第8期19-23,共5页
基于DICE结构主-从型D触发器的抗辐照加固方法的研究,在原有双立互锁存储单元(DICE)结构D触发器的基础上改进电路结构,其主锁存器采用抗静态、动态单粒子翻转(SEU)设计,从锁存器保留原有的DICE结构。主锁存器根据电阻加固与RC滤波的原理... 基于DICE结构主-从型D触发器的抗辐照加固方法的研究,在原有双立互锁存储单元(DICE)结构D触发器的基础上改进电路结构,其主锁存器采用抗静态、动态单粒子翻转(SEU)设计,从锁存器保留原有的DICE结构。主锁存器根据电阻加固与RC滤波的原理,将晶体管作电阻使用,使得电路中存在RC滤波,通过设置晶体管合理的宽长比,使其与晶体管间隔的节点的电平在SEU期间不变化,保持原电平状态,从而使电路具有抗动态SEU的能力。Spectre仿真结果表明,改进的D触发器既具有抗动态SEU能力,又保留了DICE抗静态SEU较好的优点,其抗单粒子翻转效果较好。 展开更多
关键词 单粒子翻转 DICE D触发器 静态seu 动态seu
下载PDF
NEW APPROACH TO EMULATE SEU FAULTS ON SRAM BASED FPGAS
16
作者 Reza Omidi Gosheblagh Karim Mohammadi 《Journal of Electronics(China)》 2014年第1期68-77,共10页
Field Programmable Gate Arrays(FPGAs)offer high capability in implementing of complex systems,and currently are an attractive solution for space system electronics.However,FPGAs are susceptible to radiation induced Si... Field Programmable Gate Arrays(FPGAs)offer high capability in implementing of complex systems,and currently are an attractive solution for space system electronics.However,FPGAs are susceptible to radiation induced Single-Event Upsets(SEUs).To insure reliable operation of FPGA based systems in a harsh radiation environment,various SEU mitigation techniques have been provided.In this paper we propose a system based on dynamic partial reconfiguration capability of the modern devices to evaluate the SEU fault effect in FPGA.The proposed approach combines the fault injection controller with the host FPGA,and therefore the hardware complexity is minimized.All of the SEU injection and evaluation requirements are performed by a soft-core which realized inside the host FPGA.Experimental results on some standard benchmark circuits reveal that the proposed system is able to speed up the fault injection campaign 50 times in compared to conventional method. 展开更多
关键词 Field Programmable Gate Arrays(FPGAs) single-event upset(seu) fault injection Soft-core Space radiation effects
下载PDF
Low complexity SEU mitigation technique for SRAM-based FPGAs
17
作者 姜润祯 王永庆 +1 位作者 冯志强 于秀丽 《Journal of Beijing Institute of Technology》 EI CAS 2016年第3期403-412,共10页
An internal single event upset(SEU)mitigation technique is proposed,which reads back the configuration frames from the static random access memory(SRAM)-based field programmable gate array(FPGA)through an intern... An internal single event upset(SEU)mitigation technique is proposed,which reads back the configuration frames from the static random access memory(SRAM)-based field programmable gate array(FPGA)through an internal port and compares them with those stored in the radiationhardened memory to detect and correct SEUs.Triple modular redundancy(TMR),which triplicates the circuit of the technique and uses majority voters to isolate any single upset within it,is used to enhance the reliability.Performance analysis shows that the proposed technique can satisfy the requirement of ordinary aerospace missions with less power dissipation,size and weight.The fault injection experiment validates that the proposed technique is capable of correcting most errors to protect spaceborne facilities from SEUs. 展开更多
关键词 static random access memory (SRAM) field programmable gate array (FPGA) single event upset seu low complexity triple modular redundancy SCRUBBING
下载PDF
Impact of incident direction on neutron-induced single-bit and multiple-cell upsets in 14 nm FinFET and 65 nm planar SRAMs
18
作者 杨少华 张战刚 +9 位作者 雷志锋 黄云 习凯 王松林 梁天骄 童腾 李晓辉 彭超 吴福根 李斌 《Chinese Physics B》 SCIE EI CAS CSCD 2022年第12期375-381,共7页
Based on the BL09 terminal of China Spallation Neutron Source(CSNS),single event upset(SEU)cross sections of14 nm fin field-effect transistor(FinFET)and 65 nm quad data rate(QDR)static random-access memories(SRAMs)are... Based on the BL09 terminal of China Spallation Neutron Source(CSNS),single event upset(SEU)cross sections of14 nm fin field-effect transistor(FinFET)and 65 nm quad data rate(QDR)static random-access memories(SRAMs)are obtained under different incident directions of neutrons:front,back and side.It is found that,for both technology nodes,the“worst direction”corresponds to the case that neutrons traverse package and metallization before reaching the sensitive volume.The SEU cross section under the worst direction is 1.7-4.7 times higher than those under other incident directions.While for multiple-cell upset(MCU)sensitivity,side incidence is the worst direction,with the highest MCU ratio.The largest MCU for the 14 nm FinFET SRAM involves 8 bits.Monte-Carlo simulations are further performed to reveal the characteristics of neutron induced secondary ions and understand the inner mechanisms. 展开更多
关键词 NEUTRON fin field-effect transistor(FinFET) single event upset(seu) Monte-Carlo simulation
下载PDF
Strategy to mitigate single event upset in 14-nm CMOS bulk FinFET technology
19
作者 李东青 刘天奇 +3 位作者 赵培雄 吴振宇 王铁山 刘杰 《Chinese Physics B》 SCIE EI CAS CSCD 2022年第5期527-534,共8页
Three-dimensional(3 D)TCAD simulations demonstrate that reducing the distance between the well boundary and N-channel metal-oxide semiconductor(NMOS)transistor or P-channel metal-oxide semiconductor(PMOS)transistor ca... Three-dimensional(3 D)TCAD simulations demonstrate that reducing the distance between the well boundary and N-channel metal-oxide semiconductor(NMOS)transistor or P-channel metal-oxide semiconductor(PMOS)transistor can mitigate the cross section of single event upset(SEU)in 14-nm complementary metal-oxide semiconductor(CMOS)bulk Fin FET technology.The competition of charge collection between well boundary and sensitive nodes,the enhanced restoring currents and the change of bipolar effect are responsible for the decrease of SEU cross section.Unlike dualinterlock cell(DICE)design,this approach is more effective under heavy ion irradiation of higher LET,in the presence of enough taps to ensure the rapid recovery of well potential.Besides,the feasibility of this method and its effectiveness with feature size scaling down are discussed. 展开更多
关键词 TCAD simulation FINFET single event upset(seu)mitigation
下载PDF
Predictive approach of SEU occurrence induced by neutron in SRAM and EEPROM
20
作者 金晓明 杨善潮 +7 位作者 李达 张文首 王晨辉 李瑞宾 王桂珍 白小燕 齐超 刘岩 《Nuclear Science and Techniques》 SCIE CAS CSCD 2015年第5期83-87,共5页
A simulation approach is developed to obtain the linear energy transfer(LET) spectrum of all secondary ions and predict single event upset(SEU) occurrence induced by neutron in memory devices. Neutron reaction channel... A simulation approach is developed to obtain the linear energy transfer(LET) spectrum of all secondary ions and predict single event upset(SEU) occurrence induced by neutron in memory devices. Neutron reaction channels, secondary ion species and energy ranges, and LET calculation method are introduced respectively. Experimental results of neutron induced SEU effects on static random access memory(SRAM) and programmable read only memory(EEPROM) are presented to confirm the validity of the simulation results. 展开更多
关键词 EEPROM 中子诱发 SRAM seu 预测 静态随机存取存储器 可编程只读存储器 离子种类
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部