期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
HDB_3编译码器的优化设计与实现 被引量:6
1
作者 张巧文 朱仲杰 +1 位作者 梁丰 戴迎珺 《西南交通大学学报》 EI CSCD 北大核心 2008年第1期25-28,76,共5页
针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.... 针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.在QuartusⅡ5.1下的仿真结果表明,提出的编译码方法具有消耗资源少、工作速度快的优点,与现有方法相比,编码和译码占用的逻辑单元数分别减少25%和40%,扇出数分别减少29.4%和50.9%.经实际测试,编译码器功能正确,可用于实际电路中. 展开更多
关键词 HDB3 VHDL 编译码器 极性判别
下载PDF
磷酸铁锂电池组三级管理系统的开发与应用 被引量:1
2
作者 刘学鹏 郝晓红 张东升 《电源技术》 CAS CSCD 北大核心 2015年第10期2108-2109,2181,共3页
以驱动汽车的磷酸铁锂电池作为研究对象,对磷酸铁锂电池组的模拟数据侦测处理、三段式硬件平衡电路、多芯电池组的SOC凸优化算法、动态平衡,故障诊断、系统间通信进行讨论,每段电路采用菊花链通信,级联方式进行电池管理拓展。通过底层... 以驱动汽车的磷酸铁锂电池作为研究对象,对磷酸铁锂电池组的模拟数据侦测处理、三段式硬件平衡电路、多芯电池组的SOC凸优化算法、动态平衡,故障诊断、系统间通信进行讨论,每段电路采用菊花链通信,级联方式进行电池管理拓展。通过底层采集数据,中间层处理数据,用户层负责显示状态故障等,建立三级管理系统。 展开更多
关键词 三级管理系统 三段式硬件平衡电路 SOC 磷酸铁锂电池 凸优化
下载PDF
SF^2HDL: A Computational Tool of State Transition Diagram Translation
3
作者 Tiago da Silva Almeida Alexandre César Rodrigues da Silva 《Journal of Mechanics Engineering and Automation》 2013年第2期78-86,共9页
The lack of standard to electronic circuits modeling made possible the development of many tools and modeling languages for electronic circuits. In this way, several tools to be used on different descriptions stage of... The lack of standard to electronic circuits modeling made possible the development of many tools and modeling languages for electronic circuits. In this way, several tools to be used on different descriptions stage of the designs are necessary. This paper presents a tool called SF^2HDL (Stateflow to Hardware Description Language or State Transition Table) that translates a finite state machine on state transition diagram representation, described by Stateflow tool, into an input file standard for TABELA program or into a file behavioral VHDL (Very High Speed Integrated Circuits Hardware Description Language) directly. The TABELA program was used to optimization this finite state machine. After that, the TAB2VHDL program was used to generate the VHDL code on register transfer level, what permits comparisons with results obtained by synthesis. The finite state machine must be described by Mealy model and the user can describe the machine on high level abstraction using all Simulink supports. The tool was very efficient on computational cost and it made translation of several cases, for the two VHDL description models. Every state machine translated was simulated and implemented on device EP2C20F484C7 using Quartus II environment. 展开更多
关键词 Finite state machine VHDL (very high speed integrated circuits hardware description language) synthesis HDB3 (highdensity bipolar 3 computational tool.
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部