期刊文献+
共找到76篇文章
< 1 2 4 >
每页显示 20 50 100
A real-time calibration method based on time-to-digital converter for accelerator timing system
1
作者 Qi-Hao Duan Liang Ge +2 位作者 Yan-Hao Jia Jie-Yu Zhu Wei Zhang 《Nuclear Science and Techniques》 SCIE EI CAS CSCD 2024年第9期127-140,共14页
The high-intensity heavy-ion accelerator facility(HIAF)is a scientific research facility complex composed of multiple cas-cade accelerators of different types,which pose a scheduling problem for devices distributed ov... The high-intensity heavy-ion accelerator facility(HIAF)is a scientific research facility complex composed of multiple cas-cade accelerators of different types,which pose a scheduling problem for devices distributed over a certain range of 2 km,involving over a hundred devices.The white rabbit,a technology-enhancing Gigabit Ethernet,has shown the capability of scheduling distributed timing devices but still faces the challenge of obtaining real-time synchronization calibration param-eters with high precision.This study presents a calibration system based on a time-to-digital converter implemented on an ARM-based System-on-Chip(SoC).The system consists of four multi-sample delay lines,a bubble-proof encoder,an edge controller for managing data from different channels,and a highly effective calibration module that benefits from the SoC architecture.The performance was evaluated with an average RMS precision of 5.51 ps by measuring the time intervals from 0 to 24,000 ps with 120,000 data for every test.The design presented in this study refines the calibration precision of the HIAF timing system.This eliminates the errors caused by manual calibration without efficiency loss and provides data support for fault diagnosis.It can also be easily tailored or ported to other devices for specific applications and provides more space for developing timing systems for particle accelerators,such as white rabbits on HIAF. 展开更多
关键词 HIAF White rabbit Calibration system time-to-digital converter(tdc)
下载PDF
A LOW POWER TIME-TO-DIGITAL CONVERTER FOR ALL-DIGITAL PHASE-LOCKED LOOP 被引量:1
2
作者 Yu Guangming Wang Yu Yang Huazhong 《Journal of Electronics(China)》 2011年第3期402-408,共7页
Time-to-Digital Converter (TDC) is a key block used as the phase/frequency detector in an All-Digital Phase-Locked Loop (ADPLL). Usually, it occupies a large proportion of ADPLL's total power consumption up to abo... Time-to-Digital Converter (TDC) is a key block used as the phase/frequency detector in an All-Digital Phase-Locked Loop (ADPLL). Usually, it occupies a large proportion of ADPLL's total power consumption up to about 30% to 40%. In this paper, the detailed power consumption of different components in the TDC is analyzed. A Power Management Block (PMB) is presented for the TDC to reduce its power consumption. A 24-bits TDC core with the proposed PMB is implemented in HJTC 0.18 μm CMOS technology. Simulation results show that up to 84% power reduction is achieved using our proposed technique. 展开更多
关键词 Low power Power management All-Digital Phase-Locked Loop (ADPLL) time-to-digital converter (tdc)
下载PDF
PULSE SHRINKING TIME-TO-DIGITAL CONVERTER FOR UWB APPLICATION
3
作者 Chen Chao Meng Shengwei +2 位作者 Xia Zhenghuan Fang Guangyou Yin Hejun 《Journal of Electronics(China)》 2014年第3期180-186,共7页
A kind of architecture of Time-to-Digital Converter(TDC) for Ultra-WideBand(UWB) application is presented. The proposed TDC is based on pulse shrinking, and implemented in a Field Programmable Gate Array(FPGA) device.... A kind of architecture of Time-to-Digital Converter(TDC) for Ultra-WideBand(UWB) application is presented. The proposed TDC is based on pulse shrinking, and implemented in a Field Programmable Gate Array(FPGA) device. The pulse shrinking is realized in a loop containing two Programmable Delay Lines(PDLs) or a two-channel PDL. One line(channel) delays the rising edge and the other line(channel) delays the falling edge of a circulating pulse. Delay resolution of PDL is converted into a digital output code under known conditions of pulse width. This delay resolution measurement mechanism is different from the conventional time interval measurement mechanism based on pulse shrinking of conversion of unknown pulse width into a digital output code. This mechanism automatically avoids the influence of unwanted pulse shrinking by any circuit element apart from the lines. The achieved relative errors for four PDLs are within 0.80%–1.60%. 展开更多
关键词 Ultra-WideBand(UWB) Pulse shrinking time-to-digital converter(tdc) Programmable Delay Line(PDL) Delay resolution measurement
下载PDF
A high-precision and 10 bit two-step Time-to-Digital Converter for TOF application
4
作者 YE Xuefeng TANG Lizhen +3 位作者 WANG Yang JIN Xiangliang PENG Yan LUO Jun 《太赫兹科学与电子信息学报》 2021年第3期528-536,共9页
A two-step high-precision Time-to-Digital Converter(TDC),integrated with a Single-Photon Avalanche Diode(SPAD),used for Time-Of-Flight(TOF)application,has been developed and tested.Time interval measurement is perform... A two-step high-precision Time-to-Digital Converter(TDC),integrated with a Single-Photon Avalanche Diode(SPAD),used for Time-Of-Flight(TOF)application,has been developed and tested.Time interval measurement is performed by the coarse counter and fine interpolator,which are utilized to measure the total periods and the residue time of the reference clock,respectively.Following a detail analysis of time precision and clock jitter in the two-step structure,the prototype TDC fabricated in GSMC 1P6M 0.18μm CMOS Image Sensor(CIS)technology exhibits a Single-Shot Precision(SSP)of 11.415 ps and a dynamic range of 216.7 ns.In addition,a pixel of the chip occupies 100μm×100μm,and the measured Integral Nonlinearity(INL)and Differential Nonlinearity(DNL)are better than±0.88 LSB and±0.67 LSB,respectively.Meanwhile,the overall power consumption of the chip is 35 mW at 1.8 V power supply.Combined with these characteristics,the designed chip is suitable for TOF-based ranging applications. 展开更多
关键词 time-to-digital converter Single-Shot Precision non-linearity TIME-OF-FLIGHT coarse counter fine interpolator
下载PDF
Single-Stage Vernier Time-to-Digital Converter with Sub-Gate Delay Time Resolution
5
作者 Chin-Hsin Lin Marek Syrzycki 《Circuits and Systems》 2011年第4期365-371,共7页
This paperpresents a single-stage Vernier Time-to-Digital Converter (VTDC) that utilizes the dynamic-logic phase detector. The zero dead-zone characteristic of this phase detector allows for the single-stage VTDC to d... This paperpresents a single-stage Vernier Time-to-Digital Converter (VTDC) that utilizes the dynamic-logic phase detector. The zero dead-zone characteristic of this phase detector allows for the single-stage VTDC to deliver sub-gate delay time resolution. The single-stage VTDC has been designed in 0.13μm CMOS technology. The simulation results demonstrate a linear input-output characteristic for input dynamic range from 0 to 1.6ns with a time resolution of 25ps. 展开更多
关键词 Vernier time-to-digital converter Dynamic-Logic PHASE FREQUENCY DETECTOR
下载PDF
一种FPGA⁃TDC防气泡误差编码器设计
6
作者 陆江镕 李文昌 +2 位作者 刘剑 张天一 王彦虎 《半导体技术》 CAS 北大核心 2024年第5期471-475,482,共6页
在设计基于现场可编程门阵列(FPGA)的时间数字转换器(TDC)时,时钟偏斜等因素产生的气泡误差会造成抽头延迟链(TDL)中的延迟单元失效,导致TDC的分辨率变差。提出了一种防气泡误差编码器,通过统计抽头延迟链中发生变化的抽头个数,该编码... 在设计基于现场可编程门阵列(FPGA)的时间数字转换器(TDC)时,时钟偏斜等因素产生的气泡误差会造成抽头延迟链(TDL)中的延迟单元失效,导致TDC的分辨率变差。提出了一种防气泡误差编码器,通过统计抽头延迟链中发生变化的抽头个数,该编码器使抽头延迟链跳变顺序按照时间顺序映射,从而消除气泡误差的影响。利用Xilinx Virtex UltraScale+FPGA对该防气泡误差编码器的有效性进行验证,使用该编码器后,基于双端采样法的抽头延迟链TDC分辨率由3.18 ps提升至1.76 ps。实验结果表明,所提出的防气泡误差编码器能够解决气泡误差导致的延迟单元失效的问题,避免分辨率的损失。 展开更多
关键词 时间数字转换器(tdc) 现场可编程门阵列(FPGA) 气泡误差 编码器 抽头延迟链(TDL)
下载PDF
基于SMIC 180nm工艺的内插延时链型TDC芯片
7
作者 汪炯 马毅超 +2 位作者 蒋俊国 庄建 滕海云 《半导体技术》 北大核心 2023年第12期1108-1114,共7页
在高能同步辐射光源的高分辨谱学线站系统(HEPS-B5)的核共振散射实验中,为满足测试样品对时间数字转换皮秒级的高分辨率时间测量要求,基于SMIC 180 nm工艺设计了一款内插延时链型的四通道时间数字转换器(TDC)芯片。该TDC芯片采用“粗计... 在高能同步辐射光源的高分辨谱学线站系统(HEPS-B5)的核共振散射实验中,为满足测试样品对时间数字转换皮秒级的高分辨率时间测量要求,基于SMIC 180 nm工艺设计了一款内插延时链型的四通道时间数字转换器(TDC)芯片。该TDC芯片采用“粗计数”和“细计数”相结合的链状结构,通过内插延时链法来提高测量分辨率,并结合时钟计数器以实现较大的动态测量范围。为了阻止亚稳态的传递,使用两级反相器作为基本延时单元,另外通过异步先进先出(FIFO)缓冲器实现数据在不同时钟域之间的安全传递。实验测试结果表明,该TDC芯片的时间分辨率可达到56.3 ps,动态测量范围为0~262μs,能够满足核共振散射实验的高精度时间测量要求。 展开更多
关键词 高能同步辐射光源(HEPS) 内插延时链 时间数字转换器(tdc) 高分辨率 180nm工艺
下载PDF
基于STR的两级差分的高精度低功耗TDC 被引量:1
8
作者 汪玉传 梁华国 +1 位作者 鲁迎春 肖远 《电子测量与仪器学报》 CSCD 北大核心 2023年第6期136-146,共11页
随着集成电路工艺的发展和集成度的提高,电路延时显著降低,传统的时间数字转换器(TDC)的研究趋向于兼具高分辨率和高精度的电路设计。近年来,摩尔定律逐渐失效,物联网大背景下轻量化,微型化,低功耗的边缘设备得到了飞速发展,用于片上延... 随着集成电路工艺的发展和集成度的提高,电路延时显著降低,传统的时间数字转换器(TDC)的研究趋向于兼具高分辨率和高精度的电路设计。近年来,摩尔定律逐渐失效,物联网大背景下轻量化,微型化,低功耗的边缘设备得到了飞速发展,用于片上延时测量的微型化TDC的研究重点逐步转向高精度的低功耗设计。基于Xilinx Virtex-6 XC6VLX240T现场可编程门阵列(FPGA)开发平台,提出了一种以游标自定时环(vernier self timing ring,VSTR)代替直接计数法的粗测结构,和两条对称的延迟链组成的细测结构。通过边沿重合检测单元和锁存单元将粗测结构的游标STR与细测的对称延迟链结合,设计结果表明该结构量程可达到491 ns,分辨率为14.8 ps,最高精度为12.9 ps,功耗为0.068 W,说明了提出的两级差分结构具有高精度低功耗的特点。 展开更多
关键词 差分延迟链 游标自定时环(STR) FPGA 边沿检测 时间数字转换器(tdc)
下载PDF
基于数字延迟线的高分辨率TDC系统 被引量:13
9
作者 丁建国 沈国保 刘松强 《核技术》 CAS CSCD 北大核心 2005年第3期173-175,共3页
介绍了采用数字延迟线集成电路芯片和微控制器结合组成的高性价比的时间数字化测量系统。在单通道工作模式下,系统的分辨率达到 125 ps,动态量程达到 7.2 μs。该系统被用于浅水环境的机载激光测深系统。
关键词 时间-数字变换(tdc) 数字延迟线 微控制器
下载PDF
一种应用于TDC的低抖动延迟锁相环电路设计 被引量:6
10
作者 吴金 张有志 +2 位作者 赵荣琦 李超 郑丽霞 《电子学报》 EI CAS CSCD 北大核心 2017年第2期452-458,共7页
本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS... 本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS工艺,完成了电路的仿真和流片验证.测试结果表明,DLL频率锁定范围为40MHz-200MHz;静态相位误差161ps@125MHz;在无噪声输入的理想时钟驱动下,200MHz频率点下的峰-峰值抖动最大为85.3ps,均方根抖动最大为9.44ps,可满足亚纳秒级时间分辨的TDC应用需求. 展开更多
关键词 延迟锁相环 时间数字转换器 静态相位误差 宽动态范围 时钟抖动
下载PDF
基于TDC的无死区频率测量技术研究 被引量:2
11
作者 刘涛 陈国超 +3 位作者 陈法喜 赵侃 董瑞芳 张首刚 《电子与信息学报》 EI CSCD 北大核心 2021年第9期2518-2525,共8页
在精密时频测控领域中,高分辨率、无死区的时间间隔和频率测量非常关键,而时间数字转换器(Time to Digital Converter,TDC)是时间频率测量的常用手段。该文研制了基于ACAM公司生产的时间数字转换芯片TDC-GP21和Altera公司FPGA芯片EP4CE6... 在精密时频测控领域中,高分辨率、无死区的时间间隔和频率测量非常关键,而时间数字转换器(Time to Digital Converter,TDC)是时间频率测量的常用手段。该文研制了基于ACAM公司生产的时间数字转换芯片TDC-GP21和Altera公司FPGA芯片EP4CE6E22C8N的时间频率测量设备,实现了高分辨率的时间间隔测量,测量分辨率达到13ps。同时采用时间间隔测量模块两两组合的方式实现了无死区频率测量,创新性地采用每组3个TDC芯片,共4组搭建了时间频率测量系统,并对组内3个TDC芯片测量结果采用平均值滤波法,使频率测量稳定度达到1.1 ×10^(-11)@1 s,5.6 × 10^(-15)@10000 s,与商用K+K FXE频率计数器指标相当。本设备具有体积小、无需校准、成本低等优点,能够广泛应用到高精度时间间隔和精密频率测量领域中。 展开更多
关键词 频率测量 时间间隔测量 时间数字转换器(tdc) 高精度 无死区
下载PDF
基于TDC的时间数字转换模块研制 被引量:1
12
作者 李良辉 千奕 +4 位作者 孔洁 杨振雷 王晓辉 杨海波 苏弘 《核电子学与探测技术》 CAS 北大核心 2015年第12期1263-1266,共4页
介绍了用于MWDC前端电子学读出信号测量的时间数字读出模块的研制。该模块基于FPGA强大的逻辑控制功能与数据处理能力,采用高精度、小封装、低功耗、低成本的专用时间数字转换芯片实现设计。测试结果表明该模块时间分辨好于55 ps,积分... 介绍了用于MWDC前端电子学读出信号测量的时间数字读出模块的研制。该模块基于FPGA强大的逻辑控制功能与数据处理能力,采用高精度、小封装、低功耗、低成本的专用时间数字转换芯片实现设计。测试结果表明该模块时间分辨好于55 ps,积分非线性好于1 LSB,微分非线性好于0.01%,能够满足应用需求。 展开更多
关键词 tdc-GP21 时间数字转换 模块 现场可编程门阵列
下载PDF
基于TDC技术的光纤延迟时间测试与实现 被引量:1
13
作者 黄涌 李云燕 李流超 《光通信技术》 北大核心 2015年第3期27-29,共3页
提出了一种基于时间数字转换(TDC)技术的光纤延迟线延迟时间测试方法,介绍了以TDC-GPX芯片为核心,通过对两路脉冲激光的高速差分检测的光纤延迟测试系统,并对各个功能模块和测试流程进行了说明,为光纤延迟线延迟时间的快速、准确测量提... 提出了一种基于时间数字转换(TDC)技术的光纤延迟线延迟时间测试方法,介绍了以TDC-GPX芯片为核心,通过对两路脉冲激光的高速差分检测的光纤延迟测试系统,并对各个功能模块和测试流程进行了说明,为光纤延迟线延迟时间的快速、准确测量提供一种解决方案。 展开更多
关键词 光纤延迟线 时间数字转换 差分检测 tdc-GPX
下载PDF
交-交变频和TDC控制器在济钢1700热连轧主传动中的应用 被引量:3
14
作者 付春钢 李广义 郭冬梅 《变频器世界》 2006年第5期97-101,共5页
本文针对济钢1700热连轧主传动介绍了SIEMENS交-交变频矢量控制的原理、应用及实现,重点讲述了在矢量控制中电流模型的构成、电流调节器设计及交-交变频主回路的构成和工作原理,并对SIMOVERT-D 系统各处理器的功能设计和TDC控制器的应... 本文针对济钢1700热连轧主传动介绍了SIEMENS交-交变频矢量控制的原理、应用及实现,重点讲述了在矢量控制中电流模型的构成、电流调节器设计及交-交变频主回路的构成和工作原理,并对SIMOVERT-D 系统各处理器的功能设计和TDC控制器的应用进行了介绍。 展开更多
关键词 交-交变频 矢量控制tdc SIMADYN-D
下载PDF
时间测量系统(TDC)的原理及实现 被引量:2
15
作者 何超 陈建政 《电子测试》 2012年第6期58-61,共4页
车辆与轨道间的作用力是评价车辆运行品质和线路状态的重要因素。研制能够连续精确测量轮轨力的测力轮对装置是非常必要的。由于在对高速动车组轮轨力性能参数的测量中,其温度变化、强电磁场往往会给传统模拟测试系统带来误差。于是,采... 车辆与轨道间的作用力是评价车辆运行品质和线路状态的重要因素。研制能够连续精确测量轮轨力的测力轮对装置是非常必要的。由于在对高速动车组轮轨力性能参数的测量中,其温度变化、强电磁场往往会给传统模拟测试系统带来误差。于是,采用了以CMOS技术组成的TDC时间数字测量系统。由TDC的转换原理可知,TDC可在强电磁场下工作,并为数字输出。本文重点讨论了TDC测量原理。不仅如此,也讨论了在工程测量中应变测量的硬件实现和温度偏移、零点偏移的调整。 展开更多
关键词 tdc 时间数字测量 温度补偿 测力轮对
下载PDF
一种高分辨率大动态范围门控环形TDC设计 被引量:1
16
作者 金硕巍 李晶皎 +1 位作者 苏瑞琴 李贞妮 《电子测试》 2018年第9期25-26,共2页
本文将设计实现一种高精度门控环型计时器,该结构的TDC使用环型结构并在延迟单元上增加使能信号控制端,既具有游标环型结构的高分辨率、大的动态范围、可以循环使用延迟单元的优点。本文所设计的门控环型TDC的分辨率约为55ps,动态范围约... 本文将设计实现一种高精度门控环型计时器,该结构的TDC使用环型结构并在延迟单元上增加使能信号控制端,既具有游标环型结构的高分辨率、大的动态范围、可以循环使用延迟单元的优点。本文所设计的门控环型TDC的分辨率约为55ps,动态范围约为846ns。 展开更多
关键词 时间数字转换器 高精度计时器 门控环形 大动态范围
下载PDF
应用TDC-GP21的户用超声波热量表设计 被引量:2
17
作者 阮越广 《微计算机信息》 2012年第5期91-92,80,共3页
为解决户用超声波热量表对热量的高精度计量,在对户用超声波热量表流量测量方案及工作原理分析基础上,提出应用时间数字转换器TDC-GP21实现时间和温度的高精度、低功耗测量方案,并且完成了以MSP430低功耗单片机为核心的系统硬件、软件设... 为解决户用超声波热量表对热量的高精度计量,在对户用超声波热量表流量测量方案及工作原理分析基础上,提出应用时间数字转换器TDC-GP21实现时间和温度的高精度、低功耗测量方案,并且完成了以MSP430低功耗单片机为核心的系统硬件、软件设计,实现了高精度、低功耗、低成本的户用超声波热量表设计。该方案所体现的设计思路不仅适用于户用超声波热量表,对其它大口径、大流量超声波热量表同样具有参考意义。 展开更多
关键词 户用超声波热量表 流量测量 时间数字转化器 tdc—GP21 MSP430单片机
下载PDF
基于FPGA的TDC系统偏差修正方法的研究 被引量:2
18
作者 刘正阳 刘音华 李孝辉 《时间频率学报》 CSCD 2019年第2期142-150,共9页
随着TDC(time-to-digital converter)技术的广泛应用,对其精度的要求也越来越高。系统偏差作为TDC测量中不可避免的误差,通常由硬件结构、电路走线、测量过程等过程引入,其是否可以被有效修正直接影响着测量精度。为此,分析了基于FPGA(f... 随着TDC(time-to-digital converter)技术的广泛应用,对其精度的要求也越来越高。系统偏差作为TDC测量中不可避免的误差,通常由硬件结构、电路走线、测量过程等过程引入,其是否可以被有效修正直接影响着测量精度。为此,分析了基于FPGA(field-programmable gate array)的时间间隔测量的工作原理及系统组成,并搭建了硬件测试平台,进行了一系列时间间隔测量实验及系统偏差分析,结合FPGA测量原理,绘出了系统偏差修正方案并评估了时间间隔测量精度的影响。实验表明,建立有效的一次模型对测量结果进行拟合并对测量结果进行修正,可以将系统偏差控制在100ps以下,提高TDC测量准确度。 展开更多
关键词 现场可编程门阵列 时间数字转换技术 系统偏差 准确度
下载PDF
一种基于TDC的相对频差测量方法 被引量:5
19
作者 杜念通 周斌 《传感器与微系统》 CSCD 2016年第2期140-142,146,共4页
提出了一种基于时间/数字转换器(TDC)的频率差测量方法。该方法使用延迟链和参考时钟结合的TDC直接数字量化频率差。测量系统与非线性标定模块均在现场可编程门阵列(FPGA)中实现。为了对频率差检测精度进行评估,使用振荡器作为仿真输入... 提出了一种基于时间/数字转换器(TDC)的频率差测量方法。该方法使用延迟链和参考时钟结合的TDC直接数字量化频率差。测量系统与非线性标定模块均在现场可编程门阵列(FPGA)中实现。为了对频率差检测精度进行评估,使用振荡器作为仿真输入信号进行了实验。结果显示:所提出的测量方法对Δf/f的测量噪声可以达到1×10-8/Hz。在实验结果的基础上,对测量噪声的来源进行了分析。 展开更多
关键词 时间/数字转换器 频率差 频率差测量 现场可编程门阵列
下载PDF
基于TDC和ARM的高精度北斗授时系统设计 被引量:4
20
作者 孙雪淋 秦明伟 胡贵林 《宇航计测技术》 CSCD 2021年第1期27-32,共6页
针对已有的电力、通信等授时系统精度较低的问题,设计了一种基于TDC和ARM的高精度北斗授时系统。该系统以STM32F2xx/STM32F4xx芯片作为核心信号处理器,对比标准1PPS与1PPS的相位差,结合TDC对时间延时的高精度测量技术,采用PID算法调整本... 针对已有的电力、通信等授时系统精度较低的问题,设计了一种基于TDC和ARM的高精度北斗授时系统。该系统以STM32F2xx/STM32F4xx芯片作为核心信号处理器,对比标准1PPS与1PPS的相位差,结合TDC对时间延时的高精度测量技术,采用PID算法调整本地OCXO压控值,使OCXO输出稳定的时钟频率,进而达到高精度授时目的。目前,北斗接收机授时精度一般优于50ns,而授时精度低于20ns即达到高精度授时标准。实验结果表明,该方法授时精度能达到13ns,能够实现北斗高精度授时。 展开更多
关键词 时间数字转换器 ARM 比例积分微分控制器 高精度授时
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部