期刊文献+
共找到68篇文章
< 1 2 4 >
每页显示 20 50 100
RESEARCH ON THE PACKING ALGORITHM FOR ANTI-SEU OF FPGA BASED ON TRIPLE MODULAR REDUNDANCY AND THE NUMBERS OF FAN-OUTS OF THE NET
1
作者 Cui Xiuhai Yang Haigang +1 位作者 Peng Yu Peng Xiyuan 《Journal of Electronics(China)》 2014年第4期284-289,共6页
Static Random Access Memory(SRAM) based Field Programmable Gate Array(FPGA) is widely applied in the field of aerospace, whose anti-SEU(Single Event Upset) capability becomes more and more important. To improve anti-F... Static Random Access Memory(SRAM) based Field Programmable Gate Array(FPGA) is widely applied in the field of aerospace, whose anti-SEU(Single Event Upset) capability becomes more and more important. To improve anti-FPGA SEU capability, the registers of the circuit netlist are tripled and divided into three categories in this study. By the packing algorithm, the registers of triple modular redundancy are loaded into different configurable logic block. At the same time, the packing algorithm considers the effect of large fan-out nets. The experimental results show that the algorithm successfully realize the packing of the register of Triple Modular Redundancy(TMR). Comparing with Timing Versatile PACKing(TVPACK), the algorithm in this study is able to obtain a 11% reduction of the number of the nets in critical path, and a 12% reduction of the time delay in critical path on average when TMR is not considered. Especially, some critical path delay of circuit can be improved about 33%. 展开更多
关键词 Field Programmable Gate Array (FPGA) triple modular redundancy (tmr Packing algorithm Fan-outs of the net Critical path delayCLC number:TN473
下载PDF
A high-level synthesis based dual-module redundancy with multi-residue detection(DMR-MRD)fault-tolerant method for on-board processing satellite communication systems
2
作者 杨文慧 Chen Xiang +2 位作者 Wang Yu Zhao Ming Wang Jing 《High Technology Letters》 EI CAS 2014年第3期245-252,共8页
On board processing(OBP) satellite systems have obtained more and more attentions in recent years because of their high efficiency and performance.However,the OBP transponders are very sensitive to the high energy par... On board processing(OBP) satellite systems have obtained more and more attentions in recent years because of their high efficiency and performance.However,the OBP transponders are very sensitive to the high energy particles in the space radiation environments.Single event upset(SEU)is one of the major radiation effects,which influences the satellite reliability greatly.Triple modular redundancy(TMR) is a classic and efficient method to mask SEUs.However,TMR uses three identical modules and a comparison logic,the circuit size becomes unacceptable,especially in the resource limited environments such as OBP systems.Considering that,a new SEU-tolerant method based on residue code and high-level synthesis(HLS) is proposed,and the new method is applied to FIR filters,which are typical structures in the OBP systems.The simulation results show that,for an applicable HLS scheduling scheme,area reduction can be reduced by 48.26%compared to TMR,while fault missing rate is 0.15%. 展开更多
关键词 single event upset (SEU) residue code triple modular redundancy (tmr high-level synthesis (HLS) fault missing rate
下载PDF
基于TMR-EHW的高可靠性电机控制系统 被引量:4
3
作者 褚杰 原亮 +2 位作者 赵强 丁国良 吴彩华 《计算机工程》 CAS CSCD 北大核心 2009年第23期10-11,14,共3页
为提高恶劣环境中控制系统的可靠性,将三模块冗余(TMR)容错与演化硬件(EHW)自修复相结合,实现基于TMR-EHW结构的现场可编程门阵列电机控制系统。该系统利用TMR快速发现和定位故障,屏蔽出错模块并保持容错运行,利用EHW进行自修复,使出错... 为提高恶劣环境中控制系统的可靠性,将三模块冗余(TMR)容错与演化硬件(EHW)自修复相结合,实现基于TMR-EHW结构的现场可编程门阵列电机控制系统。该系统利用TMR快速发现和定位故障,屏蔽出错模块并保持容错运行,利用EHW进行自修复,使出错模块恢复正常工作,系统可靠性得到提高。 展开更多
关键词 三模块冗余 演化硬件 容错 自修复
下载PDF
复杂电磁环境中高可靠性TMR-EHW电机控制电路设计 被引量:4
4
作者 褚杰 满孟华 +2 位作者 常小龙 原亮 魏明 《高电压技术》 EI CAS CSCD 北大核心 2012年第9期2314-2321,共8页
现代战场电磁环境日趋复杂、恶劣,导致大量电子装备受扰、损伤,其可靠性受到严重影响。为了进一步提高电子装备的可靠性,以无刷直流电机系统作为工程背景,将三模块冗余容错机制、多层前馈神经网络结构、演化硬件技术3者有机结合,实现了... 现代战场电磁环境日趋复杂、恶劣,导致大量电子装备受扰、损伤,其可靠性受到严重影响。为了进一步提高电子装备的可靠性,以无刷直流电机系统作为工程背景,将三模块冗余容错机制、多层前馈神经网络结构、演化硬件技术3者有机结合,实现了基于现场可编程门阵列(FPGA)的三模块冗余-演化硬件(TMR-EHW)无刷直流电机控制电路。通过实验证明:将TMR机制引入FPGA电机控制系统之中,可实现功能模块的故障自诊断,以容错运行方式保持系统正常输出,有效提高系统的可靠性;利用多层前馈神经网络结构组织FPGA中的电路资源,通过演化硬件技术实现故障后的功能自恢复。对TMR-EHW系统进行了可靠性分析,推导出该系统的可靠度计算公式。将TMR-EHW系统与单模块系统、普通TMR系统的可靠度进行了横向对比,结果表明TMR-EHW系统具有更高的可靠性和更强的适应性,证明了TMR-EHW技术的可行性与有效性。TMR-EHW电机控制电路系统能够适应并稳定工作于以较为复杂、多变的恶劣电磁环境。 展开更多
关键词 三模块冗余(EMR) 演化硬件(EHW) 神经网络 容错电路 无刷直流电机 可靠性
下载PDF
可演化TMR容错表决电路的设计研究 被引量:2
5
作者 吴会丛 刘尚合 +1 位作者 赵强 原亮 《半导体技术》 CAS CSCD 北大核心 2006年第5期370-373,共4页
在高温、辐射等恶劣环境下微电子设备的可靠性要求越来越高,利用演化硬件(EHW)原理,将EHW技术与三模块冗余(TMR)容错技术相结合,在FPGA上实现可演化的TMR表决电路,使硬件本身具有自我重构和自修复能力,大大提高了系统的可靠性。
关键词 演化硬件 三模冗余 现场可编程门阵列
下载PDF
SRAM型FPGA的单粒子效应及TMR设计加固 被引量:7
6
作者 黄伟 刘涛 +1 位作者 王华 潘卫军 《航天返回与遥感》 2012年第2期49-53,共5页
宇宙空间中存在多种高能粒子,其辐射效应会严重威胁航天器中现场可编程门阵列(FieldProgrammable Gate Array,FPGA)器件工作的可靠性。文章研究了静态随机存储器型(Static Random AccessMemory,SRAM)FPGA中的单粒子翻转效应。理论计算表... 宇宙空间中存在多种高能粒子,其辐射效应会严重威胁航天器中现场可编程门阵列(FieldProgrammable Gate Array,FPGA)器件工作的可靠性。文章研究了静态随机存储器型(Static Random AccessMemory,SRAM)FPGA中的单粒子翻转效应。理论计算表明,采用三模冗余(Triple Module Redundancy,TMR)设计方法可以有效缓解FPGA中的单粒子翻转问题。针对传统TMR设计方法的不足,提出了一种改进的TMR设计架构,并将该架构应用于某星载关键控制电路的设计中。文中的研究成果对SRAM型FPGA的空间应用有一定参考作用。 展开更多
关键词 现场可编程门阵列 航天器件可靠性 单粒子效应 三模冗余
下载PDF
基于XC7V690T的在轨抗单粒子翻转系统设计
7
作者 夏俊 张嘉伟 +2 位作者 孙晨 朱昶文 江亚州 《计算机测量与控制》 2024年第3期267-272,279,共7页
针对核心工业级SRAM型FPGA芯片XC7V690T抗辐照能力较弱、在轨运行期间存在较高单粒子翻转风险的问题,为了提高XC7V690T在轨抗单粒子翻转的能力及配置文件注数修改的灵活性,设计了一种基于XC7V690T的在轨抗单粒子翻转系统架构;其硬件架... 针对核心工业级SRAM型FPGA芯片XC7V690T抗辐照能力较弱、在轨运行期间存在较高单粒子翻转风险的问题,为了提高XC7V690T在轨抗单粒子翻转的能力及配置文件注数修改的灵活性,设计了一种基于XC7V690T的在轨抗单粒子翻转系统架构;其硬件架构主要由XC7V690TSRAM型FPGA芯片、AX500反熔丝型FPGA芯片以及多片FLASH组成;软件架构主要包括AX500反熔丝型FPGA对XC7V690T进行配置管理及监控管理,对XC7V690T进行在轨重构管理,XC7V690T通过调用内部SEM IP核实现对配置RAM资源的自主监控和维护;在轨实验结果表明,采用工业级SRAM型FPGA芯片XC7V690T的某航天器通信机在轨测试过程中成功进行了SEM纠错,通信机在轨工作正常,通信链路稳定,满足使用要求,表明该系统架构可以有效提升XC7V690T抗单粒子翻转能力,可以为其他SRAM型FPGA抗单粒子翻转设计提供借鉴与参考。 展开更多
关键词 现场可编程门阵列 单粒子翻转 软错误缓解 三模冗余 刷新
下载PDF
基于FPGA动态部分重构的D/TMR系统设计 被引量:4
8
作者 刘斐文 姚睿 《计算机工程与应用》 CSCD 北大核心 2010年第35期55-57,共3页
在空间环境中,系统的可靠性是保障系统正常运行的关键。针对此问题,提出了一种基于FPGA动态部分重构的D/TMR系统设计,正常工作时采用DMR系统,具有较低的面积开销和功耗;当系统出现故障时,利用FPGA部分动态重构技术切换为TMR系统,不需要... 在空间环境中,系统的可靠性是保障系统正常运行的关键。针对此问题,提出了一种基于FPGA动态部分重构的D/TMR系统设计,正常工作时采用DMR系统,具有较低的面积开销和功耗;当系统出现故障时,利用FPGA部分动态重构技术切换为TMR系统,不需要额外的故障检测与定位电路,就可以保持系统功能的连续性与可靠性。经实验验证,该设计方案具有可行性。 展开更多
关键词 三重模件冗余(tmr) 现场可编程门阵列 动态重构 总线宏 部分重构
下载PDF
基于关键路径的三模冗余表决器插入算法 被引量:7
9
作者 谭宜涛 杨海钢 +2 位作者 黄娟 郝亚男 崔秀海 《电子与信息学报》 EI CSCD 北大核心 2012年第2期487-492,共6页
在FPGA的三模冗余设计中,寄存器的反馈环路会导致错误持续出现,严重影响三模冗余的容错性能,因此需要在寄存器的反馈环路上插入表决器。该文首次提出了一种针对映射后网表进行三模冗余设计的方法,同时提出了基于关键路径的表决器插入算... 在FPGA的三模冗余设计中,寄存器的反馈环路会导致错误持续出现,严重影响三模冗余的容错性能,因此需要在寄存器的反馈环路上插入表决器。该文首次提出了一种针对映射后网表进行三模冗余设计的方法,同时提出了基于关键路径的表决器插入算法,该算法在表决器的插入时避开关键路径,缓解了三模冗余设计中插入表决器时增加延时的影响。与国外同类算法相比,该文算法在不降低电路可靠性的前提下,以不到1%的面积开销,使得关键路径延时减少3%~10%,同时算法运算速度平均提高35.4%。 展开更多
关键词 FPGA 三模冗余 表决器插入 映射后网表 关键路径
下载PDF
基于Scrubbing的空间SRAM型FPGA抗单粒子翻转系统设计 被引量:12
10
作者 马寅 安军社 +1 位作者 王连国 孙伟 《空间科学学报》 CAS CSCD 北大核心 2012年第2期270-276,共7页
基于SRAM工艺的FPGA在空间环境下容易受到单粒子翻转(Single Event Upsets,SEU)的影响而导致信息丢失或功能中断.在详细讨论三模冗余(Triple Modular Redundancy,TMR)和刷新(Scrubbing)的重要原理及实现细节的基础上,实现了一种高可靠性... 基于SRAM工艺的FPGA在空间环境下容易受到单粒子翻转(Single Event Upsets,SEU)的影响而导致信息丢失或功能中断.在详细讨论三模冗余(Triple Modular Redundancy,TMR)和刷新(Scrubbing)的重要原理及实现细节的基础上,实现了一种高可靠性、TMR+Scrubbing+Reload的容错系统设计,用反熔丝型FPGA对SRAM型FPGA的配置数据进行毫秒级周期刷新,同时对两个FPGA均做TMR处理.该容错设计已实际应用于航天器电子系统,可为高可靠性电子系统设计提供参考. 展开更多
关键词 单粒子翻转(SEU) 三模冗余(tmr) 刷新(Scrubbing) FPGA容错
下载PDF
无人机容错飞行控制计算机体系结构研究 被引量:8
11
作者 吕迅竑 姜斌 +1 位作者 陈欣 齐瑞云 《系统工程与电子技术》 EI CSCD 北大核心 2016年第11期2586-2597,共12页
高性能无人机对飞行控制计算机提出了高可靠性要求,使用余度容错飞控计算机是提高安全可靠性的重要途径之一。对容错飞控计算机安全可靠性、实时性、维护性等设计要求进行研究,分析了无人机容错飞控计算机的设计要求特点;阐述了典型军... 高性能无人机对飞行控制计算机提出了高可靠性要求,使用余度容错飞控计算机是提高安全可靠性的重要途径之一。对容错飞控计算机安全可靠性、实时性、维护性等设计要求进行研究,分析了无人机容错飞控计算机的设计要求特点;阐述了典型军用、民用有人机以及无人机容错飞控计算机的体系结构及关键余度管理策略,总结了无人机容错飞控计算机体系结构特点及发展方向。根据上述研究结果,提出一种基于FlexRay总线的相似三模余分布式容错飞控计算机体系结构,FlexRay总线既是单通道飞控计算机的内部总线,也是多通道飞控计算机的系统总线。该体系结构能够抑制拜占庭故障,满足无人机高可靠、低成本、扩展性强、维护性能好等要求。 展开更多
关键词 无人机 容错计算机系统 飞行控制系统 体系结构设计 余度设计 三模冗余
下载PDF
具有在线修复能力的强容错三模冗余系统设计及实验研究 被引量:34
12
作者 姚睿 王友仁 +1 位作者 于盛林 陈则王 《电子学报》 EI CAS CSCD 北大核心 2010年第1期177-183,共7页
为提高太空恶劣环境中电子系统的可靠性,提出了一种具有芯片级在线修复能力的强容错三模冗余(TMR)系统结构及设计方法,可在不影响系统正常工作的前提下实现故障模块的在线修复.该系统采用TMR结构,可实时检测定位故障模块;模块采用组件... 为提高太空恶劣环境中电子系统的可靠性,提出了一种具有芯片级在线修复能力的强容错三模冗余(TMR)系统结构及设计方法,可在不影响系统正常工作的前提下实现故障模块的在线修复.该系统采用TMR结构,可实时检测定位故障模块;模块采用组件备份法设计,故障发生时可通过备件切换法快速自修复,模块中每个故障组件均可通过进化进行修复;并通过异构冗余降低2个以上模块同时故障的概率.以具有片内三模冗余的三阶高密度双极性(HDB3)编码器系统设计为例,对系统结构和各种容错修复机制进行了验证,结果表明系统可靠性得到很大提高. 展开更多
关键词 航天器 电子设备 容错技术 进化硬件 三模冗余 HDB3编码器
下载PDF
三模冗余系统的可靠性与安全性分析 被引量:18
13
作者 陈州 倪明 《计算机工程》 CAS CSCD 2012年第14期239-241,245,共4页
轨道交通运行控制系统对安全计算机平台的可靠性及安全性要求很高。为此,采用马尔可夫模型,在考虑故障检测率、维修率及共模故障影响的情况下,通过Matlab仿真分析故障检测率及维修率对安全计算机平台可靠性与安全性的影响。结果表明,基... 轨道交通运行控制系统对安全计算机平台的可靠性及安全性要求很高。为此,采用马尔可夫模型,在考虑故障检测率、维修率及共模故障影响的情况下,通过Matlab仿真分析故障检测率及维修率对安全计算机平台可靠性与安全性的影响。结果表明,基于三模冗余的安全计算机平台具有较高的可靠性和安全性。 展开更多
关键词 三模冗余 共模故障 故障检测率 维修率 马尔可夫模型 可靠性 安全性
下载PDF
基于三重冗余的ETS控制系统设计及可靠性评估 被引量:10
14
作者 邹见效 徐红兵 张正迁 《电子科技大学学报》 EI CAS CSCD 北大核心 2010年第5期793-799,共7页
针对汽轮机安全保护系统的高可靠度和高安全度要求,提出了基于三重化冗余容错技术的危急跳闸系统(ETS)设计方案。系统从输入模块、传输总线、主控制器到输出模块均采用硬件三重化无耦合设计。通过通道内自监测和通道间互监测及同步策略... 针对汽轮机安全保护系统的高可靠度和高安全度要求,提出了基于三重化冗余容错技术的危急跳闸系统(ETS)设计方案。系统从输入模块、传输总线、主控制器到输出模块均采用硬件三重化无耦合设计。通过通道内自监测和通道间互监测及同步策略实现系统的故障处理与隔离。通过设立输入、输出数据表决面及H型结构硬件表决器表决面,根据可预设的表决适应方案使系统实现了二次故障工作、三次故障安全,以较少的余度实现较高的容错能力。考虑可修复条件下建立了系统的马尔可夫可靠性模型,并进行了系统的可靠度和安全度分析。仿真结果验证了该系统具有很高的可靠性和安全性。通过现场调试和长时间通电实验,验证了系统满足汽轮机组安全保护装置的要求。 展开更多
关键词 危急跳闸系统 马尔可夫模型 可靠性 安全性 三模冗余
下载PDF
一种应用于SpaceWire路由器动态部分重构的容错技术 被引量:3
15
作者 钟雪燕 姚睿 鲍小胜 《计算机应用研究》 CSCD 北大核心 2013年第3期703-705,共3页
为满足航天器有效载荷间高速数据多路传输未来发展和空间抗辐射的需求,研究了一种应用于SpaceWire路由器动态部分重构的容错技术。在SpaceWire总线标准网络层分析的基础上,对cell矩阵无阻塞路由增添HanMing编码实现纠一检二,当检测出大... 为满足航天器有效载荷间高速数据多路传输未来发展和空间抗辐射的需求,研究了一种应用于SpaceWire路由器动态部分重构的容错技术。在SpaceWire总线标准网络层分析的基础上,对cell矩阵无阻塞路由增添HanMing编码实现纠一检二,当检测出大于一个错误不能纠正时,采用局部重构的方式对有误的单个cell单元进行三重冗余重构,同时采用Partition Pin来代替传统的总线宏作为静态模块和动态模块的传输枢纽,并对容错前后路由器的资源和延时时间进行了评估和比较。实验结果表明,比将整个路由cell矩阵三模冗余,该方法能够节约硬件资源和减少延迟时间。 展开更多
关键词 三模冗余 部分重构 SpaceWire路由器 PARTITION PIN
下载PDF
SRAM型FPGA的抗SEU方法研究 被引量:13
16
作者 黄影 张春元 刘东 《中国空间科学技术》 EI CSCD 北大核心 2007年第4期57-65,共9页
通过分析静态随机访问存储器(Static Random Access Memorg,SRAM)型现场可编程门阵列(Field Programable Gate Array,FPGA)遭受空间单粒子翻转(SEU)效应的影响,并比较几种常见的抗SEU技术:三模冗余(Triple Module Redwcdancy,TMR)、纠错... 通过分析静态随机访问存储器(Static Random Access Memorg,SRAM)型现场可编程门阵列(Field Programable Gate Array,FPGA)遭受空间单粒子翻转(SEU)效应的影响,并比较几种常见的抗SEU技术:三模冗余(Triple Module Redwcdancy,TMR)、纠错码(Error Correction Code,ECC)和擦洗(Scrubbing),提出了一种硬件、时间冗余相结合的基于双模块冗余比较的抗SEU设计方法。在FPGA平台上对线性反馈移位寄存器(Linear Feedback Shift Register,LFSR)逻辑进行软件仿真的抗SEU验证实现,将各种容错设计方法实现后获得的实验数据进行分析比较。结果表明,64阶LFSR的抗SEU容错开销与基于硬件的TMR方法相比,可以节省92%的冗余逻辑资源;与基于时间的TMR相比,附加时间延迟缩短26%。 展开更多
关键词 单粒子翻转 现场可编程门阵列 三模冗余 错误代码校验 空间电子干扰
下载PDF
具备重构能力的三模冗余器载计算机研究 被引量:3
17
作者 陈玉坤 冯忠伟 +1 位作者 张声艳 刘冬 《计算机测量与控制》 2017年第2期201-203,212,共4页
器载计算机是航天器电气系统的重要组成部分,需要冗余技术来满足其高可靠性运行要求;为了保证航天器上计算机在出现异常故障时仍能正常工作,对传统三模容错结构、具有降级功能的三模容余结构的体系结构、算法原理、关键技术等内容进行... 器载计算机是航天器电气系统的重要组成部分,需要冗余技术来满足其高可靠性运行要求;为了保证航天器上计算机在出现异常故障时仍能正常工作,对传统三模容错结构、具有降级功能的三模容余结构的体系结构、算法原理、关键技术等内容进行了研究;综合使用多种检测机制确保可靠锁定故障机,基于故障机无法修复时再逐步降级使用的策略,以正常工作的当班机为基础,通过故障机在每个流程的开始读取刷新后的当班机指针和重要状态参数并在流程的结束向当班机发送同步请求的方式,提出了一种具备重构能力的三模冗余器载计算机设计方案,设计了三模冗余重构流程,使故障机具备自修复的能力;实践表明,该重构方法能有效地提高器载计算机系统的可靠性,对高可靠器载计算机设计与实现具有较好的工程参考意义。 展开更多
关键词 三模 冗余 重构 计算机
下载PDF
面向工控系统的安全可信技术 被引量:5
18
作者 谭励 杨明华 +1 位作者 韩婉娇 张亚明 《计算机工程与设计》 北大核心 2017年第1期47-52,共6页
针对工控系统面临的主要安全问题进行较为深入的分析,结合自主可控技术、可信计算技术、冗余容错技术,设计自主可信工控计算机、三模冗余可信执行装置,提出一种可信联锁互锁方法,探索一种实现工控系统安全的途径。实验结果表明,该系统... 针对工控系统面临的主要安全问题进行较为深入的分析,结合自主可控技术、可信计算技术、冗余容错技术,设计自主可信工控计算机、三模冗余可信执行装置,提出一种可信联锁互锁方法,探索一种实现工控系统安全的途径。实验结果表明,该系统能够完成对操作站关键安全属性的可信度量,能够确保执行装置每一步动作的安全,系统开销可控制在接受范围内。 展开更多
关键词 工控系统 可信计算 三模冗余 可信密码模块 自主可控
下载PDF
基于FlexRay无人机容错飞行控制计算机系统架构 被引量:2
19
作者 吕迅竑 姜斌 +1 位作者 陈欣 齐瑞云 《控制工程》 CSCD 北大核心 2016年第12期1901-1908,共8页
目前,单通道飞行控制计算机已经无法满足高性能无人机的可靠性要求,技术成熟的有人机容错飞控计算机价格昂贵,无法直接应用于无人机中。提出一种基于Flex Ray总线架构的三模冗余飞控计算机系统架构,系统由3个通道飞控计算机及4组接连成... 目前,单通道飞行控制计算机已经无法满足高性能无人机的可靠性要求,技术成熟的有人机容错飞控计算机价格昂贵,无法直接应用于无人机中。提出一种基于Flex Ray总线架构的三模冗余飞控计算机系统架构,系统由3个通道飞控计算机及4组接连成总线型网络拓扑结构的Flex Ray总线组成。单通道飞控计算机采用分布式架构,Flex Ray总线既是实现单通道飞控计算机功能模块间数据连接的内部总线,也是通道间交叉数据互联系统总线。该容错飞控计算机系统既提高了可靠性,又满足无人机高性价比要求。 展开更多
关键词 容错飞行控制计算机 余度飞行控制计算机 三模冗余 无人机 FLEXRAY
下载PDF
基于FPGA的三模冗余UART电路设计 被引量:7
20
作者 韩月涛 潘伟萍 +1 位作者 杨帆 崔嵬 《电子测量技术》 2011年第3期57-61,共5页
针对在星载复杂空间环境下UART(universal asynchronous receiver/transmitter)电路有可能发生单粒子翻转导致通信失效的问题,研究了基于反熔丝型FPGA的三模冗余UART电路设计方法。根据UART异步串行收发电路的功能特点,提出了采用反熔... 针对在星载复杂空间环境下UART(universal asynchronous receiver/transmitter)电路有可能发生单粒子翻转导致通信失效的问题,研究了基于反熔丝型FPGA的三模冗余UART电路设计方法。根据UART异步串行收发电路的功能特点,提出了采用反熔丝型的FPGA,将电路的核心功能嵌入到FPGA内部,用硬件描述语言VHDL开发各个模块,对UART异步串口收发电路的关键部分进行了三模冗余设计,提高了系统的可靠性。进一步,给出了异步串行该收发电路的工作原理、实现框图、资源分析,仿真结果验证了该方法的有效性。此设计方法已经成功应用于某系统中,试验证明该UART电路设计占用资源少、工作稳定可靠。 展开更多
关键词 三模冗余 反熔丝 通用异步串行通信(UART) 现场可编程门阵列(FPGA)
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部