期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
三种低压高速低耗BiCMOS三态逻辑门
被引量:
5
1
作者
成立
王振宇
+1 位作者
张兵
武小红
《固体电子学研究与进展》
CAS
CSCD
北大核心
2006年第2期166-170,共5页
采用0.35μm BiCMOS工艺技术,设计了三种高性能的BiCMOS三态逻辑门电路,并提出了改进三态门电路结构和优化器件参数的方法和措施。仿真和实验结果表明.所优化设计的BiCMOS三态门的电源电压均小于3.3V,工作速度比常用的CMOS三态门快...
采用0.35μm BiCMOS工艺技术,设计了三种高性能的BiCMOS三态逻辑门电路,并提出了改进三态门电路结构和优化器件参数的方法和措施。仿真和实验结果表明.所优化设计的BiCMOS三态门的电源电压均小于3.3V,工作速度比常用的CMOS三态门快约5倍。功耗在60MHz下仅高出约2.2~3.7mW.而延迟一功耗积却比该常用的CMOS三态门平均降低了38.1%,因此它们特别适用于低压、高速、低功耗的数字系统。
展开更多
关键词
超大规模集成
电路
双极互补金属氧化物半导体器件
三态逻辑门电路
数字
逻辑
单元
延迟-功耗积
下载PDF
职称材料
题名
三种低压高速低耗BiCMOS三态逻辑门
被引量:
5
1
作者
成立
王振宇
张兵
武小红
机构
江苏大学电气与信息工程学院
出处
《固体电子学研究与进展》
CAS
CSCD
北大核心
2006年第2期166-170,共5页
基金
江苏省高校自然科学研究基金项目(02KJB510005)
江苏大学高级人才启动项目(1283000149)
文摘
采用0.35μm BiCMOS工艺技术,设计了三种高性能的BiCMOS三态逻辑门电路,并提出了改进三态门电路结构和优化器件参数的方法和措施。仿真和实验结果表明.所优化设计的BiCMOS三态门的电源电压均小于3.3V,工作速度比常用的CMOS三态门快约5倍。功耗在60MHz下仅高出约2.2~3.7mW.而延迟一功耗积却比该常用的CMOS三态门平均降低了38.1%,因此它们特别适用于低压、高速、低功耗的数字系统。
关键词
超大规模集成
电路
双极互补金属氧化物半导体器件
三态逻辑门电路
数字
逻辑
单元
延迟-功耗积
Keywords
VLSI
BiCMOS device
tristate logic gate
digital logic unit
delay-consumption product
分类号
TN433 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
三种低压高速低耗BiCMOS三态逻辑门
成立
王振宇
张兵
武小红
《固体电子学研究与进展》
CAS
CSCD
北大核心
2006
5
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部