-
题名WCDMA上行扰码序列快速检测技术
被引量:1
- 1
-
-
作者
牛慧莹
-
机构
中国电子科技集团公司第五十四研究所
-
出处
《无线电工程》
2016年第10期73-77,共5页
-
基金
国家部委基金资助项目
-
文摘
针对WCDMA系统上行链路多用户分离问题,分析了WCDMA上行物理信道结构和扰码序列的相关特性,提出了一种基于WCDMA系统上行链路扰码序列的快速检测技术。该技术利用快速傅里叶变换的并行运算特点和GPU适合于进行大规模并行运算的优势,通过FFT进行互相关函数的快速运算并在GPU中并行实现多路FFT,极大地减少了WCDMA上行扰码序列检测所需时间。仿真结果表明,该方法可快速实现WCDMA系统上行链路多用户分离,并且易于工程实现,具有广阔的应用前景。
-
关键词
WCDMA
上行扰码
相关
FFT
-
Keywords
WCDMA
uplink scramble code
correlation
FFT
-
分类号
TN911
[电子电信—通信与信息系统]
-
-
题名WCDMA系统上行扰码算法的优化及其实现
被引量:1
- 2
-
-
作者
陈高峰
洪琪
余鹏
翟培苓
-
机构
安徽大学电子信息工程学院
-
出处
《安徽大学学报(自然科学版)》
CAS
北大核心
2013年第5期66-72,共7页
-
基金
863计划资助项目(2009AA012201)
专用集成电路与系统国家重点实验室开放基金资助项目(10KF014)
安徽大学全日制研究生学术创新研究强化基金资助项目
-
文摘
针对WCDMA系统上行扰码中信号处理能力弱的问题,提出一种将1位串行输出电路转化为8位并行输出电路的算法,并与1位串行输出、2位并行输出和4位并行输出在资源面积、处理速度等方面进行比较,数据比较表明8位并行输出电路可以显著提高系统的信号处理能力.通过与文献(王文焕.用FPGA实现WCDMA下行扰码[J].现代电子技术.2002(2):62-63)在硬件及软件仿真两个方面的对比发现,该文算法的处理速度提高到原来的8倍.使用FPGA板实现该算法的硬件电路,且对此电路进行测试,结果表明该电路可以实现预期功能.
-
关键词
WCDMA系统
上行扰码
串并转换
实现电路
-
Keywords
WCDMA system
uplink scrambling code
deserialization
implementation circuit
-
分类号
TN47
[电子电信—微电子学与固体电子学]
-