期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于CMOS40nm工艺三维阻变存储器的自适应读写电路设计
1
作者
高琪
田文杰
+1 位作者
陈福彬
张锋
《电子设计工程》
2021年第3期1-6,共6页
针对三维阻变存储器的材料特性和器件结构,采用了一种基于CMOS 40 nm工艺的自适应读写电路,该电路具有高可靠性、低功耗以及反馈自适应的技术特点。通过多层译码结构、写入验证电路、小信号灵敏放大读出电路以及自适应控制机制,可以实...
针对三维阻变存储器的材料特性和器件结构,采用了一种基于CMOS 40 nm工艺的自适应读写电路,该电路具有高可靠性、低功耗以及反馈自适应的技术特点。通过多层译码结构、写入验证电路、小信号灵敏放大读出电路以及自适应控制机制,可以实现三维阻变存储器的高速低功耗的读写以及多种不同阻态的写入,从而有效解决了阻变存储器写操作过程中存在的过写入问题,大幅提高了三维阻变存储器写入和读出的成功率。根据仿真结果分析,带有反馈机制的写入电路可以实现90%以上的写入成功率。在1.1 V的工作电压下,写入功耗仅为99.752μW/bit。
展开更多
关键词
三维
阻
变存储器
不同阻态的写入
自适应读写电路
低功耗
高
写入
率
下载PDF
职称材料
题名
基于CMOS40nm工艺三维阻变存储器的自适应读写电路设计
1
作者
高琪
田文杰
陈福彬
张锋
机构
北京信息科技大学传感器重点实验室
中国科学院微电子研究所微电子器件与集成技术重点实验室
出处
《电子设计工程》
2021年第3期1-6,共6页
基金
国家重点研发计划(2018YFB0407500)。
文摘
针对三维阻变存储器的材料特性和器件结构,采用了一种基于CMOS 40 nm工艺的自适应读写电路,该电路具有高可靠性、低功耗以及反馈自适应的技术特点。通过多层译码结构、写入验证电路、小信号灵敏放大读出电路以及自适应控制机制,可以实现三维阻变存储器的高速低功耗的读写以及多种不同阻态的写入,从而有效解决了阻变存储器写操作过程中存在的过写入问题,大幅提高了三维阻变存储器写入和读出的成功率。根据仿真结果分析,带有反馈机制的写入电路可以实现90%以上的写入成功率。在1.1 V的工作电压下,写入功耗仅为99.752μW/bit。
关键词
三维
阻
变存储器
不同阻态的写入
自适应读写电路
低功耗
高
写入
率
Keywords
3D resistive memory
writing of different resistance states
adaptive reading and writing circuit
low power consumption
high writing rate
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于CMOS40nm工艺三维阻变存储器的自适应读写电路设计
高琪
田文杰
陈福彬
张锋
《电子设计工程》
2021
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部