期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种1.25 Gbps CMOS以太网串并/并串转换电路
被引量:
5
1
作者
郭亚炜
张占鹏
+2 位作者
章奕民
邱祖江
杨莲兴
《微电子学》
CAS
CSCD
北大核心
2003年第1期53-55,59,共4页
用0.35μmCMOS工艺实现了单芯片1.25Gbps千兆以太网串并/并串转换电路。该电路兼容ANSI的光纤信道物理层标准(FC-0)。与同类电路相比,其核心单元—并串转换电路和串并转换电路—具有结构简单、面积小的优点[1,2],其高速串行数据随机...
用0.35μmCMOS工艺实现了单芯片1.25Gbps千兆以太网串并/并串转换电路。该电路兼容ANSI的光纤信道物理层标准(FC-0)。与同类电路相比,其核心单元—并串转换电路和串并转换电路—具有结构简单、面积小的优点[1,2],其高速串行数据随机抖动只有同类电路的一半。另外,电路中还集成了锁相环环路滤波电容。
展开更多
关键词
CMOS
以太网
串并/并串转换电路
锁相环
光纤通信
下载PDF
职称材料
题名
一种1.25 Gbps CMOS以太网串并/并串转换电路
被引量:
5
1
作者
郭亚炜
张占鹏
章奕民
邱祖江
杨莲兴
机构
复旦大学专用集成电路与系统国家重点实验室
Vaishali Semiconductor LLC
上海敏勤电子技术有限公司
出处
《微电子学》
CAS
CSCD
北大核心
2003年第1期53-55,59,共4页
文摘
用0.35μmCMOS工艺实现了单芯片1.25Gbps千兆以太网串并/并串转换电路。该电路兼容ANSI的光纤信道物理层标准(FC-0)。与同类电路相比,其核心单元—并串转换电路和串并转换电路—具有结构简单、面积小的优点[1,2],其高速串行数据随机抖动只有同类电路的一半。另外,电路中还集成了锁相环环路滤波电容。
关键词
CMOS
以太网
串并/并串转换电路
锁相环
光纤通信
Keywords
Ethernet
Gigabit ethernet
Serializer/Deserializer (Serdes)
Pipeline
Optical fiber communication
1000 Base-X
分类号
TN929.11 [电子电信—通信与信息系统]
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种1.25 Gbps CMOS以太网串并/并串转换电路
郭亚炜
张占鹏
章奕民
邱祖江
杨莲兴
《微电子学》
CAS
CSCD
北大核心
2003
5
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部