期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
基于串行FIFO双口RAM的高速A/D转换采集系统的设计 被引量:6
1
作者 周军 张光烈 徐志勇 《电子技术(上海)》 2002年第5期50-53,共4页
文章介绍了串行FIFO双口RAMIDT72 0 6和高速A/D转换器AD76 77的功能 ,详细说明了由这两种芯片为主要元件构成的高精度 (16位 )、高速 (1MHz)A/D转换采集系统的设计方法 ,给出了设计的具体电路图。设计的优点是采样速度快 ,控制简单 。
关键词 串行fifo双口ram 单片机系统 A/D转换器 数据采集系统
原文传递
双口RAM与FIFO芯片在数据处理系统中应用的比较 被引量:14
2
作者 唐跃平 韩存兵 李咏强 《微型机与应用》 2000年第9期27-28,共2页
利用双口RAM和FIFO二种芯片实现流水线工作的电路结构,比较了它们各自的优缺点,指出了应用中应注意的问题。
关键词 数据处理系统 双口ram fifo芯片
下载PDF
基于FPGA的四口RAM设计与实现 被引量:9
3
作者 吕波 张涌 +1 位作者 黄侃 石永彪 《仪表技术与传感器》 CSCD 北大核心 2017年第1期34-37,共4页
为了满足并行系统能够高效进行大量数据传输和交换的实时性要求,设计并实现了基于FPGA的四口RAM。四口RAM由1个双口RAM模块、4个缓存模块和2个控制模块构成。双口RAM作为四口RAM的存储实体。缓存模块是外部多处理器与双口RAM之间接口数... 为了满足并行系统能够高效进行大量数据传输和交换的实时性要求,设计并实现了基于FPGA的四口RAM。四口RAM由1个双口RAM模块、4个缓存模块和2个控制模块构成。双口RAM作为四口RAM的存储实体。缓存模块是外部多处理器与双口RAM之间接口数据缓冲,由3个FIFO构成,分别缓存外部多处理器的读写命令、地址和数据。控制模块由有限状态机实现,通过分时读取4个缓存模块,完成对双口RAM的读写操作,实现四口RAM功能。软件测试和具体项目的应用表明,系统功能正常,此方法具有可行性和有效性。 展开更多
关键词 FPGA 四口ram fifo 双口ram 有限状态机 并行系统
下载PDF
异步FIFO中存储单元的分析设计 被引量:5
4
作者 郝晓莉 刘洪波 沈绪榜 《计算机技术与发展》 2007年第3期40-43,共4页
从异步FIFO的一般结构入手,重点对异步FIFO中的双端口RAM存储器进行了分析,深入研究了存储单元的读写工作原理,以此得出各单元管子参数设计的尺寸要求以及管子单元比(CR),并根据0.35μm CMOS工艺设计出了1k×9bit的异步FIFO,其读取... 从异步FIFO的一般结构入手,重点对异步FIFO中的双端口RAM存储器进行了分析,深入研究了存储单元的读写工作原理,以此得出各单元管子参数设计的尺寸要求以及管子单元比(CR),并根据0.35μm CMOS工艺设计出了1k×9bit的异步FIFO,其读取速度约为10ns。 展开更多
关键词 异步fifo 双口ram 单元比
下载PDF
Camera Link接口的异步FIFO设计与实现 被引量:2
5
作者 宋振丰 李岩 王鹤淇 《电子技术应用》 北大核心 2009年第12期61-64,共4页
介绍了异步FIFO在Camera Link接口中的应用,将Camera Link接口中的帧有效信号FVAL和行有效信号LVAL引入到异步FIFO的设计中。分析了FPGA中设计异步FIFO的难点,解决了异步FIFO设计中存在的两个关键问题:一是尽量降低电路中亚稳态的出现概... 介绍了异步FIFO在Camera Link接口中的应用,将Camera Link接口中的帧有效信号FVAL和行有效信号LVAL引入到异步FIFO的设计中。分析了FPGA中设计异步FIFO的难点,解决了异步FIFO设计中存在的两个关键问题:一是尽量降低电路中亚稳态的出现概率;二是如何产生空、满等相应的控制信号。为Camera Link接口提供了稳定的视频数据及控制信号。 展开更多
关键词 CAMERA Link 异步fifo 双口ram 亚稳态 格雷码
下载PDF
异步FIFO的Verilog设计 被引量:5
6
作者 卜宪宪 《计算机与数字工程》 2007年第6期191-194,共4页
介绍异步FIFO的基本结构和工作原理,分析异步FIFO的设计难点及其解决办法,在传统设计的基础上提出一种新颖的电路结构,用verilog描述并对其进行综合仿真并在FPGA上实现,得到较好的性能。
关键词 fifo 双口ram 格雷码 VERILOG
下载PDF
基于VHDL的FIFO存储器的设计 被引量:2
7
作者 徐向飞 《南京工业职业技术学院学报》 2007年第4期48-50,52,共4页
对FIFO的结构和工作原理作了详细地介绍,同时借助硬件描述语言的功能强大、设计方法简单灵活、开发周期短和可移植性强等优势,采用VHDL设计了FIFO的通用程序。最后对FIFO的发展前景和应用作了展望。
关键词 VHDL 双口ram fifo
下载PDF
基于DSP的PC104总线多功能串行通信卡设计
8
作者 刘玥 邢珅 《应用科技》 CAS 2010年第2期34-36,41,共4页
针对工程需要,完成了基于数字信号处理器(DSP)的PC104总线多功能串行通信卡的硬件电路和相关基础软件的设计与调试.实验证明,采用TMS320F2812DSP能够实现异步串行通信、同步串行通信、CAN通信3种不同协议的串行数据接收与发送.通过PC10... 针对工程需要,完成了基于数字信号处理器(DSP)的PC104总线多功能串行通信卡的硬件电路和相关基础软件的设计与调试.实验证明,采用TMS320F2812DSP能够实现异步串行通信、同步串行通信、CAN通信3种不同协议的串行数据接收与发送.通过PC104总线驱动双口RAM方式可以方便地嵌入PC104总线计算机,实现多形式串行通信功能的扩展. 展开更多
关键词 数字信号处理器 串行通信 PC104总线 双口ram
下载PDF
多路串行通信的并发编程
9
作者 王小燕 《船电技术》 2005年第4期49-52,共4页
本文通过介绍利用多路串行通信接口模块解决现代舰船内部同一主设备需要同时挂接多台串行通信设备的应用需要,详细介绍了多路串行通讯接口模块的硬件结构及编程原理,并介绍了如何以驱动程序的形式进行封装以简化上层应用软件的编写。
关键词 多路串行通讯 并发编程 双口ram 串行通信 编程原理 多路 通信接口模块 并发 应用软件 通信设备
下载PDF
基于FPGA的线路光纤纵差成套保护硬件设计 被引量:3
10
作者 姜杰 蔡芝磊 +1 位作者 唐昆明 张太勤 《现代电力》 北大核心 2013年第2期27-30,共4页
针对现有光纤纵差保护装置中处理器性能不佳的问题,提出了以FPGA为核心的双CPU结构的光纤纵差成套保护硬件设计方案,并详细介绍了同步串行通信、数据采集部分的实现方法。该方案充分利用FPGA片内资源,实现光纤通信、GPS校时、实时时钟... 针对现有光纤纵差保护装置中处理器性能不佳的问题,提出了以FPGA为核心的双CPU结构的光纤纵差成套保护硬件设计方案,并详细介绍了同步串行通信、数据采集部分的实现方法。该方案充分利用FPGA片内资源,实现光纤通信、GPS校时、实时时钟管理、A/D同步采样、通过内部双口RAM与其他CPU进行信息交互、I/O操作等功能。整个硬件方案配置精简、性价比高、电磁兼容能力强,基于该方案的实际装置已在工程中得到了应用。 展开更多
关键词 FPGA 同步串行通信 数据采集 双口ram 微机保护
下载PDF
实时检测系统设计 被引量:3
11
作者 饶贵安 陈铁红 《电测与仪表》 北大核心 2003年第12期47-50,共4页
许多检测系统对采样速率的要求不是很高,但需要实时输出检测结果。本系统设计了采样控制电路,以使A/D转换自动进行。使用FIFO存储器作为A/D转换数据的缓冲存储器。在采满一定的数据量后FIFO存储器发出半满信号,计算机从FIFO存储器中读... 许多检测系统对采样速率的要求不是很高,但需要实时输出检测结果。本系统设计了采样控制电路,以使A/D转换自动进行。使用FIFO存储器作为A/D转换数据的缓冲存储器。在采满一定的数据量后FIFO存储器发出半满信号,计算机从FIFO存储器中读出数据并进行数据处理,输出处理结果。计算机从FIFO中读出数据和对数据的处理不影响A/D转换。 展开更多
关键词 实时检测系统 fifo存储器 A/D转换 双口ram 设计
下载PDF
非致冷红外热像仪信号处理系统的设计与研究 被引量:5
12
作者 赵正辉 李宇 刘恒辉 《红外》 CAS 2009年第10期18-22,共5页
基于红外图像处理系统实时、大容量的特点,设计了一种基于FPGA&ARM的非致冷红外热像仪模块化硬件平台,并在FPGA硬件上实现了用于红外图像非均匀性校正的软件算法,同时通过用FPGA的门阵列资源在内部配置FIFO和双口RAM,解决了采集模... 基于红外图像处理系统实时、大容量的特点,设计了一种基于FPGA&ARM的非致冷红外热像仪模块化硬件平台,并在FPGA硬件上实现了用于红外图像非均匀性校正的软件算法,同时通过用FPGA的门阵列资源在内部配置FIFO和双口RAM,解决了采集模块、处理模块与控制模块的实时通信问题。实际应用证明,该系统稳定,集成度较高,通用性很强。 展开更多
关键词 FPGA fifo 双口ram 非均匀性校正
下载PDF
DSP和FPGA的双核并行通信方法设计与应用 被引量:7
13
作者 陈林军 刘鹏 姜智译 《单片机与嵌入式系统应用》 2016年第1期4-7,共4页
为解决雷达信号处理系统双核通信问题,设计了两种DSP和FPGA之间的并行通信方法,分别通过DSP的外部接口XINTF访问FPGA内部FIFO和双口RAM,利用DSP的读写使能信号作为FIFO和RAM的读写时钟信号。通过对两种并行通信方法进行对比分析,指出雷... 为解决雷达信号处理系统双核通信问题,设计了两种DSP和FPGA之间的并行通信方法,分别通过DSP的外部接口XINTF访问FPGA内部FIFO和双口RAM,利用DSP的读写使能信号作为FIFO和RAM的读写时钟信号。通过对两种并行通信方法进行对比分析,指出雷达信号处理系统中双核通信应该采用DSP和FPGA内部FIFO的方法。 展开更多
关键词 DSP FPGA 并行通信 外部接口XINTF fifo 双口ram
下载PDF
用于DSP的多串口扩展通讯模块设计 被引量:3
14
作者 罗耀华 刘昕 《一重技术》 2008年第1期15-17,共3页
提出用于DSP数据采集的多串口扩展通讯模块设计方案。介绍该方案的设计思想,并给出其硬件及软件实现过程。
关键词 DSP 数据采集 双口ram 串行通信
下载PDF
多功能单片机通信实验板的开发与研制 被引量:1
15
作者 刘健 《仪器仪表用户》 2007年第1期85-87,共3页
本文介绍了一种能够进行多种单片机通信实验的实验板,分别详细介绍了利用双口RAM进行双CPU并行通信、PC机与单片机的串行通信以及多单片机的串行通信的工作原理,并通过实验示例进行说明,最后给出了实验板的监控程序流程图。该实验板灵... 本文介绍了一种能够进行多种单片机通信实验的实验板,分别详细介绍了利用双口RAM进行双CPU并行通信、PC机与单片机的串行通信以及多单片机的串行通信的工作原理,并通过实验示例进行说明,最后给出了实验板的监控程序流程图。该实验板灵活实用,在教学应用中效果良好,具有推广的价值。 展开更多
关键词 单片机 双口ram 并行通信 串行通信
下载PDF
浅议CAN总线适配卡的设计与实现
16
作者 伍保华 曾银玲 《经济技术协作信息》 2004年第14期56-56,共1页
CAN(Controller Area Network)总线属于现场总线的范畴,是一种有效支持分布式控制或实时控制的串行通信网络。CAN协议目前已纳入ISO国际标准(ISO11898),它分为物理层、数据链路层和应用层,其中物理层和数据链路层协议已经集成在芯片... CAN(Controller Area Network)总线属于现场总线的范畴,是一种有效支持分布式控制或实时控制的串行通信网络。CAN协议目前已纳入ISO国际标准(ISO11898),它分为物理层、数据链路层和应用层,其中物理层和数据链路层协议已经集成在芯片中,可通过硬件自动完成数据的成帧与发送和接收,从而大大减少软件的工作量,因此,特别适用于铁路调监网络工程。 展开更多
关键词 CAN总线 适配卡 串行通信网络 双口ram 微控制器电路 通信控制电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部