期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种新型FPGA器件延时计算方法
被引量:
3
1
作者
杜忠
文治平
于立新
《计算机测量与控制》
CSCD
2006年第1期103-105,共3页
在深亚微米工艺条件下,被广泛使用的Elmore模型明显高估FPGA互连线延时;通过对RC电路冲激响应的研究,提出了采用前3阶矩确立主极点模型来计算FPGA连线延时的方法;该方法实现了计算精度和计算复杂性的折中,理论上证明该方法适用于任何结...
在深亚微米工艺条件下,被广泛使用的Elmore模型明显高估FPGA互连线延时;通过对RC电路冲激响应的研究,提出了采用前3阶矩确立主极点模型来计算FPGA连线延时的方法;该方法实现了计算精度和计算复杂性的折中,理论上证明该方法适用于任何结构RC电路,并且小于Elmore延时;实验表明,该方法对于远端节点估计的延时值和Spice仿真值相差不到1%;应用于商用FPGA,计算所得互连线延时的平均误差小于Elmore模型的三分之一。
展开更多
关键词
FPGA
互连线延时
矩
主极点模型
DM方法
下载PDF
职称材料
题名
一种新型FPGA器件延时计算方法
被引量:
3
1
作者
杜忠
文治平
于立新
机构
北京微电子技术研究所
出处
《计算机测量与控制》
CSCD
2006年第1期103-105,共3页
文摘
在深亚微米工艺条件下,被广泛使用的Elmore模型明显高估FPGA互连线延时;通过对RC电路冲激响应的研究,提出了采用前3阶矩确立主极点模型来计算FPGA连线延时的方法;该方法实现了计算精度和计算复杂性的折中,理论上证明该方法适用于任何结构RC电路,并且小于Elmore延时;实验表明,该方法对于远端节点估计的延时值和Spice仿真值相差不到1%;应用于商用FPGA,计算所得互连线延时的平均误差小于Elmore模型的三分之一。
关键词
FPGA
互连线延时
矩
主极点模型
DM方法
Keywords
FPGA
interconnect delay
moment, dominant pole model
DM
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种新型FPGA器件延时计算方法
杜忠
文治平
于立新
《计算机测量与控制》
CSCD
2006
3
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部