期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
高速数据采集系统中的FPGA的设计 被引量:12
1
作者 马秀娟 牛进鹏 +1 位作者 考丽 赵国良 《电子器件》 CAS 2007年第4期1372-1374,1379,共4页
提出了利用FPGA技术把缓存FIFO、锁存电路、时序电路、控制电路等分散的电路模块集中起来作为独立的缓存及控制电路,实现了数据的高速缓存,防止了数据丢失;产生了严格的时序逻辑,保证了系统的可靠性.利用乒乓锁存降低了对缓存速度的要... 提出了利用FPGA技术把缓存FIFO、锁存电路、时序电路、控制电路等分散的电路模块集中起来作为独立的缓存及控制电路,实现了数据的高速缓存,防止了数据丢失;产生了严格的时序逻辑,保证了系统的可靠性.利用乒乓锁存降低了对缓存速度的要求并将数据合并成32位,易于与DSP数据传输.电路模块简单可靠,易于系统调试.详细介绍了FPGA的电路模块的设计. 展开更多
关键词 高速数据采集 FPGA 乒乓锁存
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部