-
题名嵌入式RISC-V乱序执行处理器的研究与设计
被引量:6
- 1
-
-
作者
李雨倩
焦继业
刘有耀
郝振和
-
机构
西安邮电大学电子工程学院
西安邮电大学计算机学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2021年第2期261-267,284,共8页
-
基金
国家自然科学基金(61874087)。
-
文摘
为满足嵌入式设备小面积高性能的需求,设计一种基于开源RISC-V指令集的32位可综合乱序处理器。处理器包括分支预测、相关性处理等关键技术,支持RISC-V基本整数运算、乘除法以及压缩指令集。采用具有顺序单发射、乱序执行、乱序写回等特性的三级流水线结构,运用哈佛体系结构及AHB总线协议,可满足并行访问指令与数据的需求。在Artix-7(XC7A35T-L1CSG324I)FPGA开发板上以50MHz时钟频率完成功能验证,测试功耗为7.9mW。实验结果表明,在SMIC110nm的ASIC技术节点上进行综合分析,并在同等条件下与ARM CortexM3等处理器进行对比,该系统面积减少64%,功耗降低0.57mW,可用于小面积低功耗的嵌入式领域。
-
关键词
RISC-V指令集
嵌入式应用
乱序处理器
微体系结构
三级流水线
-
Keywords
RISC-V instruction set
embedded application
out-of-order processor
microarchitecture
three-stage assembly line
-
分类号
TP332
[自动化与计算机技术—计算机系统结构]
-