期刊文献+
共找到17篇文章
< 1 >
每页显示 20 50 100
互补逻辑与辩证逻辑──兼评关系实在论 被引量:5
1
作者 陈晓平 《科学技术与辩证法》 CSSCI 1996年第2期38-44,共7页
本文分为两部分。第一部分简要介绍了一种以波尔互补原理为其语义模型的逻辑系统,称之为“互补逻辑”。它使得一个命题A与其否定ZA的合取A∧ZA不必为假,从语义上讲,A和ZA同时为真的条件是二者属于超越世界中的不同子世界。第二部分... 本文分为两部分。第一部分简要介绍了一种以波尔互补原理为其语义模型的逻辑系统,称之为“互补逻辑”。它使得一个命题A与其否定ZA的合取A∧ZA不必为假,从语义上讲,A和ZA同时为真的条件是二者属于超越世界中的不同子世界。第二部分区分了三种不同的辩证矛盾,即用经验语言表述的现实矛盾,用形式语言表述的互补矛盾和只能用诗语言表述的生命矛盾。这三种辩证矛盾并行不悖、相辅相成。 展开更多
关键词 自然科学 互补逻辑 辩证逻辑
下载PDF
基于部分簇能量互补逻辑的MRF电路设计
2
作者 李妍 胡剑浩 卢浩 《电子科技大学学报》 EI CAS CSCD 北大核心 2017年第5期648-653,共6页
功耗是电路设计的关键性问题之一,低功耗下的稳定性问题逐渐成为电路设计的热点和挑战,基于马尔科夫随机场(MRF)的低功耗设计从能量的角度出发有效地解决了电路的容错问题,但是其单逻辑的单元结构面积和复杂度制约了该技术在大规模集成... 功耗是电路设计的关键性问题之一,低功耗下的稳定性问题逐渐成为电路设计的热点和挑战,基于马尔科夫随机场(MRF)的低功耗设计从能量的角度出发有效地解决了电路的容错问题,但是其单逻辑的单元结构面积和复杂度制约了该技术在大规模集成电路的应用。该文提出了一种基于部分簇能量的MRF电路设计方法(PMRF),并结合互补逻辑的特点来实现多逻辑结构,面积共享的同时一方面补偿由于部分簇能量带来的性能损失,一方面化简马氏随机场电路设计在较大规模电路设计中的面积和复杂度瓶颈问题。对比传统MRF电路设计,该文用PMRF方法设计了超前进位加法器结构,在低功耗仿真中具有20%的性能提升,并在65 nm TSMC版图实现后取得29%的面积节约和86%的功耗节约。 展开更多
关键词 互补逻辑 超前进位加法器 低功耗 马尔可夫随机场 容错
下载PDF
关于互补性逻辑、辩证逻辑及次协调逻辑——对马佩教授挑战的一种回应 被引量:3
3
作者 桂起权 《河南社会科学》 CSSCI 北大核心 2010年第2期57-60,共4页
1.玻尔的黎曼面模型是互补性的语义模型,恰当地表征了辩证矛盾与逻辑矛盾之间的相互关系,恰当地刻画了互补性的逻辑结构。"互补性"的要点是"相反相成"或"互补又互斥",说的是矛盾双方既互相排斥又互相联... 1.玻尔的黎曼面模型是互补性的语义模型,恰当地表征了辩证矛盾与逻辑矛盾之间的相互关系,恰当地刻画了互补性的逻辑结构。"互补性"的要点是"相反相成"或"互补又互斥",说的是矛盾双方既互相排斥又互相联结而形成统一体,因此它与辩证法的核心思想相一致。2.与马佩先生主要从语义角度着手不同,次协调逻辑学者主要从句法角度对矛盾进行划分,考虑形式系统允许或不允许哪一种矛盾。3.所谓辩证逻辑的形式化,就是像多种非经典逻辑那样采用形式化手段,对辩证法的现实原型进行恰当刻画和再现。我们认为,关键在于要保证兼有次协调逻辑/相干逻辑/模糊逻辑的禀性:(1)有次协调性(能刻画有意义的矛盾,而不会使得每一个公式都变成定理);(2)有相干性(避免不相干的推理);(3)能恰当刻画模糊性(即恩格斯所说的恰当地承认"亦此亦彼");(4)有表征辩证法特有原理的公理组。 展开更多
关键词 互补逻辑 黎曼面模型 辩证逻辑的形式化 次协调逻辑 模糊逻辑 相干逻辑
下载PDF
花开并蒂:人与AI协同的场景化产品开发机会识别案例研究 被引量:3
4
作者 邹波 杨晓龙 +1 位作者 唐倩 吴瑶 《南开管理评论》 CSSCI 北大核心 2024年第1期51-63,I0009,I0010,共15页
在数字经济背景下,如何有效识别出满足用户个性化场景需求的产品开发机会,既是理论前沿问题,也是实践难题。本研究以美的集团利用AI协同开发生活电器产品为例,回答两个问题:人与AI协同识别场景化产品开发机会的过程机制是什么?这一过程... 在数字经济背景下,如何有效识别出满足用户个性化场景需求的产品开发机会,既是理论前沿问题,也是实践难题。本研究以美的集团利用AI协同开发生活电器产品为例,回答两个问题:人与AI协同识别场景化产品开发机会的过程机制是什么?这一过程机制反映的机会识别逻辑是什么?本研究发现:(1)人与AI协同的场景化产品开发机会识别过程由全场景机会洞察、焦点场景机会发现和个性化场景机会创造三个阶段构成;(2)与以人为单一主体的机会识别逻辑不同,人与AI协同的场景化产品开发机会识别是协同互补逻辑。该逻辑通过经验与数据的动态交互与持续验证,既规避了仅凭经验判断的草率创新,也克服了仅由数据决策的欠完备。据此,本研究构建了人与AI协同的场景化产品开发机会识别模型,并提出数字经济时代人与AI协同的场景化产品开发机会识别的协同互补逻辑,形成理论创新。同时,本文结论对数字经济时代企业高效识别产品开发机会具有启示价值。 展开更多
关键词 场景化机会识别 人与AI协同 协同互补逻辑 案例研究
下载PDF
GaN P沟道功率器件及集成电路研究进展
5
作者 朱霞 王霄 +6 位作者 王文倩 李杨 李秋璇 闫大为 刘璋成 陈治伟 敖金平 《电子与封装》 2024年第11期64-72,共9页
GaN功率器件具有导通电阻小、开关速度快、击穿电压高等特点,已广泛应用于高频、高功率的电力电子转换器中。为充分发挥GaN器件的性能优势,将功率电子器件和控制器、驱动等外围电路进行全GaN单片集成是最小化寄生参数的有效手段,也是Ga... GaN功率器件具有导通电阻小、开关速度快、击穿电压高等特点,已广泛应用于高频、高功率的电力电子转换器中。为充分发挥GaN器件的性能优势,将功率电子器件和控制器、驱动等外围电路进行全GaN单片集成是最小化寄生参数的有效手段,也是GaN功率集成电路的重要发展方向。着眼于利用二维空穴气(2DHG)的GaN基P型器件的发展进程,论述了P型器件面临的技术难题,进一步分析了其对于GaN互补逻辑电路集成发展的重要性,讨论了相关的GaN集成工艺平台,对器件结构及制备工艺的创新、GaN集成技术面临的相关挑战进行了分析与展望。 展开更多
关键词 GAN 二维空穴气 P型器件 互补逻辑集成
下载PDF
量子逻辑、量子悖论与量子疑难 被引量:1
6
作者 万小龙 李福勇 《湖北大学学报(哲学社会科学版)》 CSSCI 北大核心 2012年第5期7-11,共5页
我们可以把为了解释各种量子疑难(包括所谓的量子悖论)而发明或创立的量子逻辑群总结为四类:冯.诺意曼等开创的量子格论学派、莱欣巴赫为代表的多值量子逻辑学派、玻尔等学者坚持的互补性辩证逻辑学派、范.弗拉森原创的模态逻辑解释学... 我们可以把为了解释各种量子疑难(包括所谓的量子悖论)而发明或创立的量子逻辑群总结为四类:冯.诺意曼等开创的量子格论学派、莱欣巴赫为代表的多值量子逻辑学派、玻尔等学者坚持的互补性辩证逻辑学派、范.弗拉森原创的模态逻辑解释学派。这四类量子逻辑对量子疑难的解决既有成绩也有不足。通过我们对量子力学理论的细致理解,来自于不确定关系、波粒二象性和双缝实验等的典型量子悖论都可以消解,因此前三种量子逻辑的创立基础很可能并不存在,而测量难题也并不能仅通过模态逻辑解释消解。但即便如此,仍不能说量子逻辑对于解释量子疑难不是有意义的尝试,更不能说量子逻辑作为非经典逻辑的本性已经完全昭然若揭。因此无论如何,量子逻辑进路是并且仍将是通过量子力学解释达到理解微观世界不确定性本性的一个十分重要的科学及哲学的理论传统。 展开更多
关键词 格论量子逻辑 多值量子逻辑 互补辩证量子逻辑 模态量子逻辑
下载PDF
低功耗非全摆幅互补传输管加法器 被引量:4
7
作者 王宗静 齐家月 《微电子学与计算机》 CSCD 北大核心 2006年第5期8-11,共4页
文章提出了一种新型传输管全加器,该全加器采用互补传输管逻辑(ComplementaryPass-TransistorLog-ic)实现。与现有的CPL全加器相比:该全加器具有面积、进位速度和功耗上的优势;并且提供了进位传播信号的输出,可以更简单的构成旁路进位... 文章提出了一种新型传输管全加器,该全加器采用互补传输管逻辑(ComplementaryPass-TransistorLog-ic)实现。与现有的CPL全加器相比:该全加器具有面积、进位速度和功耗上的优势;并且提供了进位传播信号的输出,可以更简单的构成旁路进位加法器(CarrySkipAdder)。在此全加器基础上可以实现一种新型行波进位加法器(RippleCarryAdder),其内部进位信号处于非全摆幅状态,具有高速低功耗的特点。HSPICE模拟表明:对4位加法器而言,其速度接近CMOS提前进位加法器(CarryLookaheadAdder),而功耗减小了61%。适用于高性能、低功耗的VLSI电路设计。 展开更多
关键词 低功耗 全加器 非全摆幅 互补传输管逻辑 加法器
下载PDF
SPA和DPA攻击与防御技术新进展 被引量:8
8
作者 郑新建 张翌维 沈绪榜 《小型微型计算机系统》 CSCD 北大核心 2009年第4期726-731,共6页
综述SPA和DPA攻击与防御技术的最新进展情况,在攻击方面,针对不同的密码算法实现方式,详细描述SPA、DPA和二阶DPA攻击技术.防御技术分别介绍了各种掩码技术、时钟扰乱技术以及基于双轨互补CMOS的功耗平衡技术,并分析了这些技术中的优缺... 综述SPA和DPA攻击与防御技术的最新进展情况,在攻击方面,针对不同的密码算法实现方式,详细描述SPA、DPA和二阶DPA攻击技术.防御技术分别介绍了各种掩码技术、时钟扰乱技术以及基于双轨互补CMOS的功耗平衡技术,并分析了这些技术中的优缺点,最后对该领域未来可能的研究方向和研究重点进行了展望. 展开更多
关键词 简单功耗分析 差分功耗分析 掩码技术 时钟扰乱 动态互补逻辑
下载PDF
基于CMOS工艺的AES高速接口电路设计 被引量:1
9
作者 施佺 孙玲 陈海进 《电子器件》 CAS 2004年第3期413-415,396,共4页
为提高 AES加密电路的数据吞吐量 ,采用 0 .6μm CMOS工艺设计了输入接口单元电路。该接口电路接收串行的高速数据流 ,经过串并转换后 ,输出 1 2 8路低速并行数据流。CMOS互补逻辑结构降低了电路的功耗。手工版图布局优化了芯片面积 。
关键词 先进加密标准 串并转换 版图 CMOS互补逻辑
下载PDF
基于0.18μm CMOS工艺的千兆以太网数据判决电路芯片
10
作者 程树东 朱恩 +4 位作者 郁炜嘉 沈祯 孟凡生 孙玲 王志功 《电子器件》 CAS 2003年第4期424-427,共4页
介绍了用TSMC0 18umCMOS工艺设计的千兆以太网数据判决芯片的模块及单元电路的结构,给出版图,后仿真及测试结果。该芯片采用CMOS互补逻辑的D触发器结构,功耗小于25mW,最高工作速率大于3 125Gbps,可直接用于千兆以太网物理媒介配属层的... 介绍了用TSMC0 18umCMOS工艺设计的千兆以太网数据判决芯片的模块及单元电路的结构,给出版图,后仿真及测试结果。该芯片采用CMOS互补逻辑的D触发器结构,功耗小于25mW,最高工作速率大于3 125Gbps,可直接用于千兆以太网物理媒介配属层的时钟数据恢复电路中。 展开更多
关键词 千兆以太网 数据判决 CMOS互补逻辑 触发器 物理媒介配属层
下载PDF
0.6μm CMOS工艺串行接口电路设计
11
作者 孙玲 陈海进 《南通工学院学报(自然科学版)》 2004年第4期91-93,共3页
采用0.6 μm CMOS工艺设计了AES加密模块的串行接口单元电路,提高了AES加密芯片的数据吞吐量。 基于CMOS互补逻辑的电路结构降低了的功耗,实现了与核心电路的电平匹配。全定制的设计方法优化了电路性 能和版图面积,提高了设计可靠性,降... 采用0.6 μm CMOS工艺设计了AES加密模块的串行接口单元电路,提高了AES加密芯片的数据吞吐量。 基于CMOS互补逻辑的电路结构降低了的功耗,实现了与核心电路的电平匹配。全定制的设计方法优化了电路性 能和版图面积,提高了设计可靠性,降低了研究成本。 展开更多
关键词 CMOS工艺 CMOS互补逻辑 电路设计 串行接口 电平 单元电路 数据吞吐量 加密 AES 全定制
下载PDF
基于CMOS工艺的中小规模数字集成电路设计浅析 被引量:1
12
作者 孙玲 陈海进 《南通工学院学报(自然科学版)》 2004年第1期70-72,共3页
CMOS工艺作为一种超大规模集成电路工艺已成为数字集成电路设计的首选工艺。与大规模数字系统设计不同的是,为了减少版图面积,节约成本,中小规模数字集成电路常采用晶体管级电路仿真和手工布局布线的设计方法。文章探讨了利用CMOS互补... CMOS工艺作为一种超大规模集成电路工艺已成为数字集成电路设计的首选工艺。与大规模数字系统设计不同的是,为了减少版图面积,节约成本,中小规模数字集成电路常采用晶体管级电路仿真和手工布局布线的设计方法。文章探讨了利用CMOS互补逻辑设计中小规模数字集成电路的电路结构化简方法,介绍了设计数字集成电路版图布局布线的几点体会。 展开更多
关键词 CMOS工艺 中小规模数字集成电路 电路设计 硅集成电路 CMOS互补逻辑 版图
下载PDF
Complementary Pass-Transistor Adiabatic Logic Circuit Using Three-Phase Power Supply 被引量:1
13
作者 胡建平 邬杨波 张卫强 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第8期918-924,共7页
A new low power quasi adiabatic logic,complementary pass transistor adiabatic logic (CPAL),is presented.The CPAL circuit is driven by a new three phase power clock,and its non adiabatic loss on output loads can b... A new low power quasi adiabatic logic,complementary pass transistor adiabatic logic (CPAL),is presented.The CPAL circuit is driven by a new three phase power clock,and its non adiabatic loss on output loads can be effectively reduced by using complementary pass transistor logic and transmission gates.Furthermore,the minimization of the energy consumption can be obtained by choosing the optimal size of bootstrapped nMOS transistors,thus it has more efficient energy transfer and recovery.A three phase power supply generator with a small control logic circuit and a single inductor is proposed.An 8 bit adder based on CPAL is designed and verified.With MOSIS 0 25μm CMOS technology,the CPAL adder consumes only 35% of the dissipated energy of a 2N 2N2P adder and is about 50% of the dissipated energy of a PFAL adder for clock rates ranging from 50 to 200MHz. 展开更多
关键词 complementary pass transistor logic adiabatic logic low power 3 phase power clock generator
下载PDF
基于二叉树的CVSL电路优化方法
14
作者 殷万君 白天蕊 《现代电子技术》 2012年第22期174-176,共3页
CVSL电路不同于互补CMOS逻辑那样具有固定的构成规则,对于复杂逻辑,若不对电路进行优化,则电路速度、版图面积、功耗等性能指标均会受到影响。因此用一种方法有规律的来完成CVSL电路结构的设计显得十分重要,传统的卡诺图化简法步骤过多... CVSL电路不同于互补CMOS逻辑那样具有固定的构成规则,对于复杂逻辑,若不对电路进行优化,则电路速度、版图面积、功耗等性能指标均会受到影响。因此用一种方法有规律的来完成CVSL电路结构的设计显得十分重要,传统的卡诺图化简法步骤过多,结构不够直观,针对这一缺陷,提出了用二叉树代替传统的卡诺图法的设计思路,从而使CVSL电路结构得到优化。分析结果表明,二叉树优化法较卡诺图法可使电路获得了更加高效的设计结果。 展开更多
关键词 电路结构优化 二叉树优化法 CVSL电路 互补CMOS逻辑
下载PDF
一种用于32位CPU的CPL流水线乘加器的设计 被引量:1
15
作者 赵楠 李树国 羊性滋 《微电子学》 CAS CSCD 北大核心 2004年第6期670-674,共5页
 综合的32位乘加器需采用5段流水线才能满足CPU的设计指标,但这样会造成与CPU指令流水线不匹配,带来了控制复杂化。为解决这个问题,采用互补传输门逻辑(CPL)设计了用于32位CPU的高速乘加器,使其流水线段数从原来的5段缩减为与CPU指令...  综合的32位乘加器需采用5段流水线才能满足CPU的设计指标,但这样会造成与CPU指令流水线不匹配,带来了控制复杂化。为解决这个问题,采用互补传输门逻辑(CPL)设计了用于32位CPU的高速乘加器,使其流水线段数从原来的5段缩减为与CPU指令流水线相匹配的3段,简化了控制、降低了功耗、节省了面积。 展开更多
关键词 乘法器 乘加器 互补传输门逻辑 BOOTH算法 中央处理器
下载PDF
核扩展的萘二酰亚胺-插烯四硫富瓦烯类双极性有机半导体
16
作者 张瑞 何萌萌 +3 位作者 向焌钧 蔡莎莉 葛从伍 高希珂 《有机化学》 SCIE CAS CSCD 北大核心 2024年第9期2810-2819,共10页
与p-型和n-型有机半导体相结合的方法相比,双极性有机半导体在构筑逻辑互补电路方面具有明显优势,然而,目前综合性能优良的双极性有机半导体仍较为缺乏.通过能级调控策略,设计合成了五个苯并六元氮/氧/硫杂环核扩展的萘二酰亚胺-插烯四... 与p-型和n-型有机半导体相结合的方法相比,双极性有机半导体在构筑逻辑互补电路方面具有明显优势,然而,目前综合性能优良的双极性有机半导体仍较为缺乏.通过能级调控策略,设计合成了五个苯并六元氮/氧/硫杂环核扩展的萘二酰亚胺-插烯四硫富瓦烯(NDI-VTTF)衍生物1~5,并对其底栅顶接触结构的有机场效应晶体管(OFET)器件性能进行了研究.结果表明化合物1~5均具有双极性载流子传输特性,其中化合物1,3~5是电子传输主导的双极性有机半导体,而化合物2是电子和空穴传输性能平衡的双极性有机半导体.得益于热退火处理对薄膜结晶性的提高和微观形貌的改善,基于化合物1~5的薄膜OFET器件的迁移率均随热退火温度的升高而增大,其中基于化合物2的薄膜OFET器件经180℃热退火后的电子和空穴迁移率分别达到0.037和0.050 cm^(2)·V^(-1)·s^(-1). 展开更多
关键词 逻辑互补电路 有机场效应晶体管 双极性有机半导体 萘二酰亚胺-插烯四硫富瓦烯 核扩展 能级调控
原文传递
GaN P沟道功率器件及集成电路研究进展
17
作者 朱霞 王霄 +6 位作者 王文倩 李杨 李秋璇 闫大为 刘璋成 陈治伟 敖金平 《电子与封装》 2024年第11期64-72,共9页
GaN功率器件具有导通电阻小、开关速度快、击穿电压高等特点,已广泛应用于高频、高功率的电力电子转换器中。为充分发挥GaN器件的性能优势,将功率电子器件和控制器、驱动等外围电路进行全GaN单片集成是最小化寄生参数的有效手段,也是Ga... GaN功率器件具有导通电阻小、开关速度快、击穿电压高等特点,已广泛应用于高频、高功率的电力电子转换器中。为充分发挥GaN器件的性能优势,将功率电子器件和控制器、驱动等外围电路进行全GaN单片集成是最小化寄生参数的有效手段,也是GaN功率集成电路的重要发展方向。着眼于利用二维空穴气(2DHG)的GaN基P型器件的发展进程,论述了P型器件面临的技术难题,进一步分析了其对于GaN互补逻辑电路集成发展的重要性,讨论了相关的GaN集成工艺平台,对器件结构及制备工艺的创新、GaN集成技术面临的相关挑战进行了分析与展望。 展开更多
关键词 GaN 二维空穴气 P型器件 互补逻辑集成
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部