-
题名利用CPLD提高FPGA加载速度
被引量:4
- 1
-
-
作者
李春雨
张丽霞
-
机构
浙江机电职业技术学院电气电子工程学院
诺基亚西门子通信有限公司
-
出处
《电子器件》
CAS
北大核心
2013年第4期550-553,共4页
-
文摘
设备端的通信产品要求启动快,采用FPGA芯片时,加载时间要小于2 s,针对这个要求,介绍了企业中最常用的FPGA从串加载方案,提出了一种利用CPLD提高FPGA加载速度的方案,并就改进方案给出数据分析结果。该方案理论计算结果表明:当CPLD工作时钟33 MHz时,加载Altera公司的EP3C120 FPGA,加载所需时间1.65 s。CPLD工作时钟提高,加载时间会大幅缩短,完全满足通信产品的要求,且该方案便于移植,可以应用于任何型号的FPGA加载。
-
关键词
FPGA加载速度
CPLD
从串加载
工作时钟
占用资源
启动
DDR2
-
Keywords
FPGA loading speed
CPLD
salve serial
working clock
occupied resources
Boot
DDR2
-
分类号
TN791
[电子电信—电路与系统]
-