期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
利用CPLD提高FPGA加载速度 被引量:4
1
作者 李春雨 张丽霞 《电子器件》 CAS 北大核心 2013年第4期550-553,共4页
设备端的通信产品要求启动快,采用FPGA芯片时,加载时间要小于2 s,针对这个要求,介绍了企业中最常用的FPGA从串加载方案,提出了一种利用CPLD提高FPGA加载速度的方案,并就改进方案给出数据分析结果。该方案理论计算结果表明:当CPLD工作时... 设备端的通信产品要求启动快,采用FPGA芯片时,加载时间要小于2 s,针对这个要求,介绍了企业中最常用的FPGA从串加载方案,提出了一种利用CPLD提高FPGA加载速度的方案,并就改进方案给出数据分析结果。该方案理论计算结果表明:当CPLD工作时钟33 MHz时,加载Altera公司的EP3C120 FPGA,加载所需时间1.65 s。CPLD工作时钟提高,加载时间会大幅缩短,完全满足通信产品的要求,且该方案便于移植,可以应用于任何型号的FPGA加载。 展开更多
关键词 FPGA速度 CPLD 从串加载 工作时钟 占用资源 启动 DDR2
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部