期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种高性能、低功耗乘法器的设计 被引量:8
1
作者 郑伟 姚庆栋 +2 位作者 张明 刘鹏 李东晓 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2004年第5期534-538,共5页
基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16bit×8bit乘法器.分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算... 基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16bit×8bit乘法器.分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算与部分积相加运算的并行重叠进行,以提高乘法运算的并行度,降低硬件复杂度和功耗.在0.18μm工艺标准单元库的支持下,使用电子设计辅助(EDA)工具,版图实现了该乘法器.利用版图得到的线负载模型信息对门级网表进行分析,在工作电压为1.62V,125℃时,该乘法器速度为2.80ns,功耗为0.089mW/MHz. 展开更多
关键词 乘法器 数字信号处理器芯片 改进Booth算法 WALLACE树 从左到右免除进位(lrcf)算法
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部