期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
CMOS伪差分E类射频功率放大器设计 被引量:3
1
作者 罗志聪 黄世震 《电子科技》 2010年第10期49-52,共4页
分析了E类功放的非理想因素,其中着重分析寄生电感对系统性能的影响,采用伪差分E类功放结构有效地抑制寄生电感的影响。最后基于理想的设计方程和LoadPull技术,采用0.18μmCMOS工艺,设计出高效率的差分E类功率放大器。在电源电压1.8V,温... 分析了E类功放的非理想因素,其中着重分析寄生电感对系统性能的影响,采用伪差分E类功放结构有效地抑制寄生电感的影响。最后基于理想的设计方程和LoadPull技术,采用0.18μmCMOS工艺,设计出高效率的差分E类功率放大器。在电源电压1.8V,温度25℃,输入信号0dBm条件下,具有最大输出功率26.1dBm,PAE为60.2%。 展开更多
关键词 伪差分e类 射频功率放大器 Loadpull技术 寄生电感 CMOS
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部