期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于Cadence的静态CMOS门电路仿真设计 被引量:4
1
作者 王文彬 杨定坤 +1 位作者 罗坤 欧阳林 《科学技术创新》 2019年第24期64-65,共2页
在数字集成电路的设计当中,静态互补CMOS门电路是最常用的组合逻辑门电路之一,CMOS结构具有对噪声的灵敏度低、没有静态功耗、性能稳定等特点.故本文首先介绍了静态互补CMOS门电路的设计原理基础,然后以经典的反相器和NAND门级电路为例... 在数字集成电路的设计当中,静态互补CMOS门电路是最常用的组合逻辑门电路之一,CMOS结构具有对噪声的灵敏度低、没有静态功耗、性能稳定等特点.故本文首先介绍了静态互补CMOS门电路的设计原理基础,然后以经典的反相器和NAND门级电路为例通过Cadence ADE仿真软件对这两种静态互补CMOS逻辑门电路进行了仿真设计,最后,在前置正确仿真的基础上本文采用了一种伪NMOS的方式实现了NAND门电路,优化了设计. 展开更多
关键词 静态电路 CMOS NAND 伪nmos
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部