期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于位并行DA结构的高速FIR滤波器 被引量:2
1
作者 周云 冯全源 《微电子学》 CAS CSCD 北大核心 2016年第3期383-386,392,共5页
针对目前利用FPGA实现基于分布式算法(DA)FIR滤波器的不足,以及为了实现高速FIR滤波器,提出了一种位并行分布式算法结构的解决方案。采用位并行分布式算法和流水线式并行加法器树,在Xilinx Virtex5系列FPGA上实现了高速FIR滤波器。该滤... 针对目前利用FPGA实现基于分布式算法(DA)FIR滤波器的不足,以及为了实现高速FIR滤波器,提出了一种位并行分布式算法结构的解决方案。采用位并行分布式算法和流水线式并行加法器树,在Xilinx Virtex5系列FPGA上实现了高速FIR滤波器。该滤波器工程经ISE12.3综合、布局布线后,利用Modelsim SE 6.5和Matlab联合仿真。仿真结果表明,该设计可以提高滤波器处理速度,32阶的滤波器最高时钟频率可达到399.624MHz。对滤波器进行进一步优化,节约了硬件资源占用。 展开更多
关键词 分布式算法 FIR滤波器 FPGA 位并行结构
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部