期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一款低功耗异步FIFO的设计与实现 被引量:4
1
作者 张英武 杜波 袁国顺 《电子器件》 CAS 2007年第3期962-964,共3页
我们在异步FIFO(First In First Out)设计中,引入了门控时钟技术降低了控制电路和译码电路80%的功耗;并采用位线分割技术降低了存储单元38%的功耗.利用格雷码作异步FIFO指针的控制电路,能有效消除多时钟域中的亚稳态.基于CSMC0.6μm标... 我们在异步FIFO(First In First Out)设计中,引入了门控时钟技术降低了控制电路和译码电路80%的功耗;并采用位线分割技术降低了存储单元38%的功耗.利用格雷码作异步FIFO指针的控制电路,能有效消除多时钟域中的亚稳态.基于CSMC0.6μm标准单元库的半定制设计流程对其进行设计和实现:使用Verilog硬件描述语言,利用Modelsim进行时序和功能仿真、Synopsys DC完成逻辑综合、SE实现自动布局布线. 展开更多
关键词 异步FIFO 低功耗设计 门控时钟 格雷码 位线分割
下载PDF
基于DBL结构的嵌入式64kb SRAM的低功耗设计 被引量:2
2
作者 冯国臣 刘兴旺 沈绪榜 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2005年第4期643-647,共5页
针对嵌入式系统的低功耗要求,采用位线分割结构和存储阵列分块译码结构,完成了64kb低功耗SRAM模块的设计.与一般布局的存储器相比,采用这两种技术使存储器的功耗降低了43%,而面积仅增加了18%.
关键词 存储器 SRAM 位线分割 分块译码
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部