期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
数据均匀分布和正态分布的数据总线低功耗研究
1
作者 王新胜 罗敏 +1 位作者 刘文盼 喻明艳 《计算机工程与应用》 CSCD 2012年第6期63-64,138,共3页
低功耗设计已成为数字系统设计中必须考虑的问题,而总线低功耗设计是其中的重要分支。由于CMOS电路功耗的特性,降低总线上相邻两个传输数据状态的电压变化能有效降低总线功耗,降低总线翻转技术已成为降低总线功耗的重要研究领域之一,而B... 低功耗设计已成为数字系统设计中必须考虑的问题,而总线低功耗设计是其中的重要分支。由于CMOS电路功耗的特性,降低总线上相邻两个传输数据状态的电压变化能有效降低总线功耗,降低总线翻转技术已成为降低总线功耗的重要研究领域之一,而Bus-Invert编码、ShiftInv编码是这一研究领域中的重要研究成果。以往的研究主要集中在遵从随机均匀分布的数据总线上,对该状态下的总线编码进行研究。由于总线上数据的相关性,现实中的总线数据往往服从正态分布的规律。通过对两种总线翻转编码技术的研究,得出对于服从均匀分布和正态分布的数据总线,ShiftInv编码技术降低功耗的能力均优于Bus-Invert编码技术。 展开更多
关键词 正态分布 总线设计 Bus-Invert编码 ShiftInv编码
下载PDF
高性能LS-DSP的逻辑设计与低功耗设计 被引量:2
2
作者 车德亮 周国昌 +2 位作者 李伟 赵宁 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2006年第1期15-20,24,共7页
LS-DSP是面向数据密集型和控制密集型处理应用的需要,而开发的高性能数字信号处理器。本文主要介绍LS-DSP内有特点的逻辑设计技和低功耗设计技术。LS-DSP采用0.18ΜMCMOS工艺制造,集成度为1000万器件,芯片面积5×5MM2,主频为120MHZ... LS-DSP是面向数据密集型和控制密集型处理应用的需要,而开发的高性能数字信号处理器。本文主要介绍LS-DSP内有特点的逻辑设计技和低功耗设计技术。LS-DSP采用0.18ΜMCMOS工艺制造,集成度为1000万器件,芯片面积5×5MM2,主频为120MHZ,典型应用的平均动态功耗为325.084MW。 展开更多
关键词 数据路径 ALU 乘法器 地址产生器 总线 海明距离
下载PDF
一种用于优化嵌入式FIR滤波器总线功耗的系数重排算法
3
作者 车德亮 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2005年第12期1-3,7,共4页
嵌入式系统对低功耗的要求,使得低功耗设计成为VLSI的主要挑战之一。在嵌入式数字信号处理系统中,可通过降低系统总线的变化率来减少系统功耗。文章研究了一种滤波系数重排算法,用于降低嵌入式FIR滤波器的总线功耗。试验结果表明,该滤... 嵌入式系统对低功耗的要求,使得低功耗设计成为VLSI的主要挑战之一。在嵌入式数字信号处理系统中,可通过降低系统总线的变化率来减少系统功耗。文章研究了一种滤波系数重排算法,用于降低嵌入式FIR滤波器的总线功耗。试验结果表明,该滤波系数重排算法可有效降低54%至69%的嵌入式FIR滤波器总线功耗。 展开更多
关键词 总线 翻转率 海明距离 FIR
下载PDF
后摩尔时代电子对抗装备宽带数字化集成展望
4
作者 成章 钟科 《电子信息对抗技术》 北大核心 2022年第6期91-96,共6页
以宽带数字化应用为背景,分析了典型电子对抗装备中宽带数字化集成所面临的数据总线带宽、总线延时、功耗等瓶颈问题,以及采用单片SoC集成方式解决这些瓶颈问题的局限性。提出了后摩尔时代基于先进封装异构集成解决宽带数字化集成的基... 以宽带数字化应用为背景,分析了典型电子对抗装备中宽带数字化集成所面临的数据总线带宽、总线延时、功耗等瓶颈问题,以及采用单片SoC集成方式解决这些瓶颈问题的局限性。提出了后摩尔时代基于先进封装异构集成解决宽带数字化集成的基本思路,并结合典型的宽带数字化截获、宽带数字阵列应用分析了该技术途径的可行性。最后展望了宽带数字化集成的后续重点研究方向,对从事该领域的研究人员具有参考意义。 展开更多
关键词 宽带数字化 低功耗总线 后摩尔时代 先进封装 异构集成
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部