期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于ZigBee技术的电力系统中低功耗通信网络设计
1
作者 彭帝坤 《通信电源技术》 2024年第20期80-82,共3页
文章介绍了ZigBee技术的原理,分析了低功耗通信网络的组成和特点,详细阐述了基于ZigBee技术的低功耗通信网络的整体架构和模块设计,包括通信协议模块设计和低功耗通信机制设计。测试结果表明,ZigBee技术在功耗、传输速率以及延迟方面均... 文章介绍了ZigBee技术的原理,分析了低功耗通信网络的组成和特点,详细阐述了基于ZigBee技术的低功耗通信网络的整体架构和模块设计,包括通信协议模块设计和低功耗通信机制设计。测试结果表明,ZigBee技术在功耗、传输速率以及延迟方面均优于传统电力线载波通信技术,其在电力系统应用中具有显著优势。 展开更多
关键词 ZIGBEE技术 电力系统 通信网络架构
下载PDF
低功耗异构计算架构的高光谱遥感图像分类研究 被引量:1
2
作者 刘鹏飞 朱健晨 +1 位作者 万良易 江波 《计算机工程》 CAS CSCD 北大核心 2022年第12期9-15,23,共8页
高光谱图像分类算法通常需要逐点对图像中的像素点进行迭代处理,计算复杂度及并行程度存在较大差异。随着高光谱遥感图像空间、光谱和辐射分辨率的不断提升,这些算法无法满足实时处理海量遥感图像数据的需求。通过分析NPU存储计算一体... 高光谱图像分类算法通常需要逐点对图像中的像素点进行迭代处理,计算复杂度及并行程度存在较大差异。随着高光谱遥感图像空间、光谱和辐射分辨率的不断提升,这些算法无法满足实时处理海量遥感图像数据的需求。通过分析NPU存储计算一体化模式与遥感图像分类算法的实现步骤,设计低功耗CPU+NPU异构资源计算架构的低秩稀疏子空间聚类(LRSSC)算法,将数据密集型计算转移至NPU,并利用NPU数据驱动并行计算和内置AI加速,对基于机器学习算法的海量遥感数据进行实时分类。受到big.LITTLE计算范式的启发,CPU+NPU异构资源计算架构由8 bit和低精度位宽NPU共同组成以提高整体吞吐量,同时减少图网络推理过程中的能量损耗。实验结果表明,与CPU计算架构和CPU+GPU异构计算架构的LRSSC算法相比,CPU+NPU异构计算架构的LRSSC算法在Pavia University遥感数据集下的计算速度提升了3~14倍。 展开更多
关键词 高光谱遥感 图像分类算法 秩稀疏子空间聚类 异构计算架构 编码孔径快照光谱成像
下载PDF
高性能低功耗32位浮点RISC微处理器的研究 被引量:4
3
作者 孙海珺 邵志标 +1 位作者 邹刚 赵宁 《西安交通大学学报》 EI CAS CSCD 北大核心 2005年第6期607-610,655,共5页
提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定... 提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50MHz频率下的动态功耗仅为164mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径. 展开更多
关键词 精简指令系统 微处理器 总线预选器 高阶布斯算法 低功耗架构
下载PDF
Design and Analysis of Analog Front-End of Passive RFID Transponders 被引量:5
4
作者 胡建赟 何艳 闵昊 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第6期999-1005,共7页
An analog front-end of HF passive RFID transponders compatible with ISO/IEC 18000-3 is presented.Design considerations, especially the power transmission in the RFID transponder, are analyzed. Based on these considera... An analog front-end of HF passive RFID transponders compatible with ISO/IEC 18000-3 is presented.Design considerations, especially the power transmission in the RFID transponder, are analyzed. Based on these considerations,an analog front-end is presented with novel architecture, high power conversion efficiency, low voltage, low power consumption, and high performance in an environment of noise and power fluctuation. The circuit is implemented in a Chartered 0.35μm standard CMOS process. The experimental results show that the chip can satisfy the design target well. 展开更多
关键词 RFID analog front-end power transmission ARCHITECTURE low power
下载PDF
供电切换在多媒体手机基带芯片中的应用研究
5
作者 唐佳廉 于海林 《电子科技》 2008年第5期19-22,共4页
在数字芯片的低功耗架构中,特别是在多媒体手持设备芯片的低功耗架构中,各个功能模块之间的供电切换技术是至关重要的低功耗设计技术。文中以基于90纳米工艺的GSM非智能多媒体手机基带芯片为例,从前段概念设计到后端物理实现具体讲述如... 在数字芯片的低功耗架构中,特别是在多媒体手持设备芯片的低功耗架构中,各个功能模块之间的供电切换技术是至关重要的低功耗设计技术。文中以基于90纳米工艺的GSM非智能多媒体手机基带芯片为例,从前段概念设计到后端物理实现具体讲述如何做好供电切换技术在超大规模集成电路中的应用,以及在设计中如何降低漏电流功耗和如何解决时钟树综合等技术难点的方法。 展开更多
关键词 低功耗架构 漏电流 供电切换 切换单元 隔离单元
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部