期刊文献+
共找到389篇文章
< 1 2 20 >
每页显示 20 50 100
一种高精度低噪声低压差线性稳压器电路
1
作者 张荠 王莉 +3 位作者 刘盛意 张锡来 卢展鹏 陈丽媛 《微处理机》 2024年第4期21-24,共4页
在现有产品基础上加以改进,设计一种高精度低噪声低压差线性稳压器电路。设计采用折叠式共源共栅结构放大器来降低噪声,提高增益;使用PMOS管代替过热保护电路中的电阻,降低功耗,同时采用栅极驱动结构以及电流控制方式实现开关管导通与... 在现有产品基础上加以改进,设计一种高精度低噪声低压差线性稳压器电路。设计采用折叠式共源共栅结构放大器来降低噪声,提高增益;使用PMOS管代替过热保护电路中的电阻,降低功耗,同时采用栅极驱动结构以及电流控制方式实现开关管导通与关断。基于TSMC 0.35μm B iCMOS工艺结合Cadence软件进行设计、版图绘制和前、后仿真,在后仿真中得出相关参数值。对各参数做出详细分析,并对不同频率下的电源电压抑制比进行了对比。实验结果表明本设计达到了高精度低功耗的设计目标。 展开更多
关键词 低压线性稳压器 放大器 过热保护 电源电压抑制比
下载PDF
一种低功耗无片外电容低压差线性稳压器设计 被引量:1
2
作者 任建 袁申 +1 位作者 辛晓宁 姜龙 《微处理机》 2023年第2期1-4,共4页
为降低LDO稳压器在芯片中的占用面积、减小待机状态下的电流消耗,设计一种低功耗、无片外电容的新型LDO。设计中采用动态电流偏置电路以及全新的电流负反馈型电压驱动电路,来提高LDO线性调整率。通过实验与其他设计方案对比,观察在一定... 为降低LDO稳压器在芯片中的占用面积、减小待机状态下的电流消耗,设计一种低功耗、无片外电容的新型LDO。设计中采用动态电流偏置电路以及全新的电流负反馈型电压驱动电路,来提高LDO线性调整率。通过实验与其他设计方案对比,观察在一定输入电压、输出电压条件下,负载电流变化对最大上冲电压、下冲电压的影响。新设计LDO在空载条件下消耗的电流为3.13μA,在降低功耗同时提高了过充电压抑制能力,有着明显的产品优势,低功耗应用前景广阔。 展开更多
关键词 低压线性稳压器 无片外电容 线性调整率 动态置偏 低功耗
下载PDF
低压差线性稳压器噪声测试研究
3
作者 林卓逸 王小强 +3 位作者 吴朝晖 李斌 罗军 余永涛 《电子器件》 CAS 北大核心 2023年第5期1199-1203,共5页
输出负载、输出电容是影响低压差线性稳压器输出噪声特性的重要因素,但国内外缺乏系统性研究。在宽范围的输出负载和输出电容的条件下,开展了正电压输出的LDO噪声测试和分析。结果表明,稳压器件输出噪声电压功率谱密度曲线表现出先减小... 输出负载、输出电容是影响低压差线性稳压器输出噪声特性的重要因素,但国内外缺乏系统性研究。在宽范围的输出负载和输出电容的条件下,开展了正电压输出的LDO噪声测试和分析。结果表明,稳压器件输出噪声电压功率谱密度曲线表现出先减小然后增大,并在达到拐点峰值后快速减小,最后基本不变的特征。不同的输出负载、输出电容条件下,LDO的输出噪声存在显著差异。随着输出电流的增大或输出电容减小,输出噪声电压功率谱密度曲线拐点右移,频率增加,输出噪声电压增大。输出负载、输出电容与LDO输出噪声的相关性在于输出电阻或输出电容的改变,会直接影响影响LDO环路的主极点频率,进而影响环路增益和带宽,最终导致器件输出噪声的变化。 展开更多
关键词 低压线性稳压器 噪声测试 输出负载 输出电容 传输函数
下载PDF
一种低压差线性稳压器的单粒子瞬态失效分析和加固设计
4
作者 沈凡 陈建军 +4 位作者 池雅庆 梁斌 王珣 文溢 郭昊 《电子与信息学报》 EI CSCD 北大核心 2023年第11期3965-3972,共8页
随着集成电路特征尺寸的不断缩减,CMOS集成电路的单粒子效应问题越来越严重。为了提高低压差线性稳压器(LDO)的单粒子瞬态(SET)效应加固效果,该文通过SPICE电路仿真和重离子实验研究了一种28 nm CMOS工艺LDO的SET失效机制,并研究了关键... 随着集成电路特征尺寸的不断缩减,CMOS集成电路的单粒子效应问题越来越严重。为了提高低压差线性稳压器(LDO)的单粒子瞬态(SET)效应加固效果,该文通过SPICE电路仿真和重离子实验研究了一种28 nm CMOS工艺LDO的SET失效机制,并研究了关键器件尺寸大小对SET脉冲的影响,提出一种有效的LDO加固方法。SPICE电路仿真发现这种LDO的敏感节点主要位于误差放大器(EA)内部。功率管(MOSFET)栅极节点的环路滤波电容会明显地影响单粒子瞬态脉冲的幅度,也会轻微地影响单粒子瞬态脉冲的宽度。误差放大器内部关键节点的器件尺寸会影响稳压器输出的单粒子瞬态脉冲的幅度和宽度。通过增加功率管(MOSFET)栅极节点电容和调整误差放大器内部相关节点器件尺寸的方法对LDO进行了SET加固设计。电路仿真和重离子实验结果表明这种加固方法能够有效地降低LDO输出的单粒子瞬态脉冲的幅度和宽度。 展开更多
关键词 单粒子瞬态 低压线性稳压器 重离子实验 SPICE电路仿真 28 nm CMOS工艺
下载PDF
低功耗低压差线性稳压器的设计
5
作者 尤丽萍 《江西电力职业技术学院学报》 CAS 2023年第7期19-21,共3页
可调电源是各种电子实验中不可或缺的部分,针对不同的实验需求和不同的电压需求,需要设计一款线性稳压器。阐述了低功耗低压差线性稳压器设计流程,分析了测试结果。本次设计的直流低功耗低压差线性稳压器实现了电压0~12 V的调节,步进调... 可调电源是各种电子实验中不可或缺的部分,针对不同的实验需求和不同的电压需求,需要设计一款线性稳压器。阐述了低功耗低压差线性稳压器设计流程,分析了测试结果。本次设计的直流低功耗低压差线性稳压器实现了电压0~12 V的调节,步进调节为0.1 V,该电压源采用稳压闭环控制回路,因此电源输出电压与设置电压差在0.05 V以内,拥有非常高的稳定精度。同时,该稳压源在0~12 V输出电压下消耗功率在4.8~5 W之间,相比目前市面上小功率直流电压源的功耗更低。 展开更多
关键词 程控电源 线性稳压器 低功耗 低压
下载PDF
低压差(LDO)线性稳压器结构的改进 被引量:1
6
作者 周松明 高明伦 +3 位作者 杨盛光 蒋召宇 李丽 何书专 《电子测量技术》 2006年第3期146-147,共2页
为了提高LDO的负载瞬态响应,本文提出了一种新型的LDO电路结构,该结构提高了系统的带宽和转换速率,从而使LDO的负载瞬态响应和负载调整能力也得以提升。
关键词 低压线性稳压器 负载瞬态响应 负载调整能力
下载PDF
28nm工艺低压差线性稳压器(LDO)设计 被引量:4
7
作者 宋圣宇 陈建军 +3 位作者 文溢 邢海源 李梦姿 郭阳 《计算机与数字工程》 2019年第11期2738-2745,共8页
随着便携式电子产品的快速发展,高性能电源管理电路越来越重要。LDO电路与其他类型的电源电路相比,结构简单、功耗低、噪声低,更适合小型电子产品。经过深入研究,设计了一款基于28nm工艺的低压差线性稳压器,并通过仿真得到了电路性能参... 随着便携式电子产品的快速发展,高性能电源管理电路越来越重要。LDO电路与其他类型的电源电路相比,结构简单、功耗低、噪声低,更适合小型电子产品。经过深入研究,设计了一款基于28nm工艺的低压差线性稳压器,并通过仿真得到了电路性能参数,然后通过电路级的优化以提高某些性能指标。最终得到的LDO电路能够稳定输出0.9V的电压,并且在温度系数,低功耗和低噪声等方面表现良好。 展开更多
关键词 低压线性稳压器 带隙基准电路 28nm工艺 温度系数 低功耗低噪声
下载PDF
超低功耗无片外电容的低压差线性稳压器 被引量:10
8
作者 陈琛 孙可旭 +2 位作者 冯建宇 奚剑雄 何乐年 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2017年第8期1669-1675,共7页
为了减小无片外电容低压差线性稳压器(LDO)的功耗并提高稳定性,提出带有阻抗衰减缓冲器的LDO.该LDO主环路采用三级运放结构,具有动态偏置并联反馈结构和摆率增强电路的缓冲器作为中间级,驱动PMOS功率管.使用嵌套密勒补偿方式(NMC),将低... 为了减小无片外电容低压差线性稳压器(LDO)的功耗并提高稳定性,提出带有阻抗衰减缓冲器的LDO.该LDO主环路采用三级运放结构,具有动态偏置并联反馈结构和摆率增强电路的缓冲器作为中间级,驱动PMOS功率管.使用嵌套密勒补偿方式(NMC),将低频主极点放置在第一级输出,将缓冲器输出极点和LDO输出极点作为次极点构成极点-极点追踪,达到无片外电容LDO稳定性和瞬态响应的要求.芯片采用GSMC公司的130nm CMOC工艺模型设计并经流片测试.测试结果表明:在1.6~4V输入电压下,输出1.5V电压,最大输出电流为1.5mA时静态电流小于881nA.测试结果验证了设计要求. 展开更多
关键词 低压线性稳压器 超低功耗 无片外电容 嵌套密勒补偿(NMC) 阻抗衰减缓冲器
下载PDF
超低压差CMOS线性稳压器的设计 被引量:15
9
作者 代国定 庄奕琪 刘锋 《电子器件》 CAS 2004年第2期250-253,共4页
设计出一种输出电流为 30 0mA且具有微功耗超低压差低噪声性能的单片CMOS线性稳压器 ,对其电路结构及工作原理进行了分析并给出各子电路模块的设计。该稳压器具有过流过热保护 ,工作电压范围为 2 5V~ 6V。基于现代公司的 0 6 μmCMO... 设计出一种输出电流为 30 0mA且具有微功耗超低压差低噪声性能的单片CMOS线性稳压器 ,对其电路结构及工作原理进行了分析并给出各子电路模块的设计。该稳压器具有过流过热保护 ,工作电压范围为 2 5V~ 6V。基于现代公司的 0 6 μmCMOS工艺模型 ,Hspice模拟结果表明其输入输出压差的典型值分别为 0 4mV @1mA和12 0mV @30 0mA ,静态电流的典型值为 90 μA。 展开更多
关键词 低压 线性调整 负载调整 稳压器
下载PDF
高性能低压差线性稳压器的研究与设计 被引量:5
10
作者 吴晓波 李凯 严晓浪 《微电子学》 CAS CSCD 北大核心 2006年第3期347-351,共5页
为适应低压低功耗应用的需要,提出了一种高性能低压差(LDO)线性稳压器。通过改进稳压器的电路结构和版图设计,引入高精度电路微调技术和完善的过热、过流和过压保护功能,稳压器性能得到了明显的改善。Spectre仿真结果表明,设计构成的LD... 为适应低压低功耗应用的需要,提出了一种高性能低压差(LDO)线性稳压器。通过改进稳压器的电路结构和版图设计,引入高精度电路微调技术和完善的过热、过流和过压保护功能,稳压器性能得到了明显的改善。Spectre仿真结果表明,设计构成的LDO输出电流典型值达到3.0 A,最低压差可达1.3 V,电压调整率为0.015%,负载调整率为0.05%。电路的主要性能均已达到设计目标,可在4μm 700 MHz双极工艺下实现。 展开更多
关键词 低压 线性稳压器 过热保护 过流保护 过压保护
下载PDF
基于BP神经网络的低压差线性稳压器电磁干扰损伤模型 被引量:10
11
作者 周长林 王振义 +2 位作者 刘统 钊守国 梁臻鹤 《高电压技术》 EI CAS CSCD 北大核心 2016年第3期973-979,共7页
低压差线性稳压器(LDO)在电磁干扰影响下会发生不同程度的性能受损,进而影响到整个系统的电磁兼容性能。为解决这一问题,提出了一种基于误差反向传播(BP)神经网络的建模方法,并使用遗传算法优化网络初始权值与阈值矩阵。采用直接功率注... 低压差线性稳压器(LDO)在电磁干扰影响下会发生不同程度的性能受损,进而影响到整个系统的电磁兼容性能。为解决这一问题,提出了一种基于误差反向传播(BP)神经网络的建模方法,并使用遗传算法优化网络初始权值与阈值矩阵。采用直接功率注入法设计电路板,在100 MHz^1 GHz频率范围、-15~25 d Bm W功率范围内对LDO进行电磁干扰注入实验;采样LDO的输出作为训练数据,对不同结构的BP神经网络预测性能进行对比,选取合适的网络结构,进而构建LDO的电磁干扰损伤模型。从多个角度使用模型预测了电磁干扰对LDO输出数据和传导电磁敏感性的影响,并进行实验验证;最终采用该模型预测了LDO的传导电磁敏感度,并对比分析了模型预测数据和实验测试数据。结果表明,在100 MHz^2 GHz频率范围内,模型仿真输出与LDO测试输出的最大相对误差<8%,模型仿真所得电磁敏感度与实验测试数据的最大相对误差<9%。 展开更多
关键词 电磁兼容 BP神经网络 遗传算法 电磁敏感度 低压线性稳压器 直接功率注入法 电磁干扰
下载PDF
一种带阻抗补偿的低功耗低压差线性稳压器 被引量:4
12
作者 程红丽 王冠军 《半导体技术》 CAS CSCD 北大核心 2014年第1期28-32,共5页
为了解决典型低压差线性稳压器(LDO)在全负载范围内的稳定性问题,采用了低阻抗设计的缓冲器来驱动调整管,即采用动态分流反馈偏置技术来降低缓冲器的输出电阻,以将调整管栅极处的极点推向更高的频率范围且不消耗大电流。完成了一款在全... 为了解决典型低压差线性稳压器(LDO)在全负载范围内的稳定性问题,采用了低阻抗设计的缓冲器来驱动调整管,即采用动态分流反馈偏置技术来降低缓冲器的输出电阻,以将调整管栅极处的极点推向更高的频率范围且不消耗大电流。完成了一款在全负载范围内有足够相位裕度的低功耗LDO的设计,并采用HHNEC 0.18μm CMOS工艺实现版图设计,芯片的尺寸为150μm×120μm,输出电压为1.8 V,空载静态电流为5μA,额定电流为20 mA。与普通的LDO相比,本款LDO具有更高的相位裕度和更好的瞬态特性,在全负载范围内相位裕度的最小值大于65°,负载调整率小于2%。 展开更多
关键词 低压线性稳压器(ldo) 低功耗 缓冲器 阻抗补偿 相位裕度
下载PDF
LDO线性稳压器中高性能误差放大器的设计 被引量:10
13
作者 孙毛毛 冯全源 《微电子学》 CAS CSCD 北大核心 2006年第1期108-110,共3页
设计了一个共源共栅运算跨导放大器,并成功地将其应用在一款超低功耗LDO线性稳压器芯片中。该设计提高了电源抑制比(PSRR),并具有较高的共模抑制比(CMRR)。电路结构简单,静态电流低。该芯片获得了高达99 dB的电源抑制比。
关键词 共源共栅 分运算跨导放大器 电源抑制比 低压线性稳压器
下载PDF
0.13μm BiCMOS低压差线性稳压器 被引量:2
14
作者 严鸣 成立 +2 位作者 奚家健 丁玲 杨泽斌 《半导体技术》 CAS CSCD 北大核心 2012年第2期110-113,121,共5页
设计了一种0.13μm BiCMOS低压差线性稳压器(LDO),包括BiCMOS误差放大器、带软启动的BiCMOS带隙基准源、"套筒式"共源-共栅补偿电路等。为了改善线性瞬态响应性能,在BiCMOS误差放大器的前级设置了动态电流偏置电路。由于所设... 设计了一种0.13μm BiCMOS低压差线性稳压器(LDO),包括BiCMOS误差放大器、带软启动的BiCMOS带隙基准源、"套筒式"共源-共栅补偿电路等。为了改善线性瞬态响应性能,在BiCMOS误差放大器的前级设置了动态电流偏置电路。由于所设计的BiCMOS带隙基准源对温度的敏感性较小,故能为LDO提供高精度的基准电压。对所设计的LDO进行了工艺流片。流片测试结果表明,该LDO可提供60 mA的输出电流且最小压差只有100 mV。测试同时验证了所设计LDO的负载和瞬态响应都得到改善:负载调整率为0.054 mV/mA,线性调整率为0.014%,而芯片面积约为0.094 mm2,因此特别适用于高精度、便携式片上电源系统。 展开更多
关键词 BiCMOS器件 低压线性稳压器 带隙基准源 共源-共栅 高精度
下载PDF
一种低压差线性稳压器LDO高频段电源抑制比的测量方法 被引量:4
15
作者 阮颐 王甲 《集成电路应用》 2018年第10期15-17,共3页
随着便携式设备和物联网技术的飞速发展,系统对LDO(低压差线性稳压器)提出了越来越高的要求,不仅要求低功耗、低压差,而且要求低噪声和高电源抑制比(PSRR)。在射频和图像传感器的应用领域,PSRR除了在传统的音频领域要有出色的性能,在高... 随着便携式设备和物联网技术的飞速发展,系统对LDO(低压差线性稳压器)提出了越来越高的要求,不仅要求低功耗、低压差,而且要求低噪声和高电源抑制比(PSRR)。在射频和图像传感器的应用领域,PSRR除了在传统的音频领域要有出色的性能,在高频段的表现也会直接影响到整个系统的性能。介绍一种新的测试方法,可以方便准确地衡量LDO在高频段的电源抑制能力。 展开更多
关键词 低压线性稳压器 电源抑制比 高频段
下载PDF
高精度低噪声的低压差线性稳压器设计 被引量:5
16
作者 王宇星 《半导体技术》 CAS 北大核心 2020年第5期345-351,共7页
为提高电子产品供电性能,设计了一款具有高电源抑制比(PSRR)、超低静态电流、宽输入电压范围的低压差(LDO)线性稳压器。该电路采用预调节和噪声抵消技术,利用Cadence工具SMIC 0.35μm CMOS工艺,完成了整体电路的设计与仿真,并进行了流... 为提高电子产品供电性能,设计了一款具有高电源抑制比(PSRR)、超低静态电流、宽输入电压范围的低压差(LDO)线性稳压器。该电路采用预调节和噪声抵消技术,利用Cadence工具SMIC 0.35μm CMOS工艺,完成了整体电路的设计与仿真,并进行了流片。仿真结果显示,LDO线性稳压器输出线性调整率为0.05%/V,负载调整率为5.5%,温度系数为1.8×10^-5/℃;10 GHz带宽以内的电源抑制比在低频下能达到98 dB,静态电流最高仅为32μA。测试结果表明,芯片可以在3.3~40 V电源电压下正常工作,输出电压为3.3或5 V,最大负载电流为150 mA,可应用于USB和便携电子产品等多种设备。 展开更多
关键词 低压(ldo)线性稳压器 电源抑制比(PSRR) 带隙基准 放大器 静态电流
下载PDF
一种低噪声高电源抑制比CMOS低压差线性稳压器 被引量:7
17
作者 阴亚东 阎跃鹏 《固体电子学研究与进展》 CAS CSCD 北大核心 2013年第6期571-577,共7页
提出了一款基于标准0.18μm CMOS工艺的低噪声高电源抑制比(PSRR)CMOS低压差线性稳压器(LDO),其中包括了带隙基准电路。对LDO和带隙基准电路的噪声和电源抑制进行了建模分析,并得出了电路设计原则。根据设计原则使用两级误差放... 提出了一款基于标准0.18μm CMOS工艺的低噪声高电源抑制比(PSRR)CMOS低压差线性稳压器(LDO),其中包括了带隙基准电路。对LDO和带隙基准电路的噪声和电源抑制进行了建模分析,并得出了电路设计原则。根据设计原则使用两级误差放大器实现了低噪声高电源抑制性能,并且通过合理的频率补偿保证了电路稳定。测试结果显示,LDO输出在-40~120℃温度范围内的温度系数约为48×10^-6/℃;在1~100kHz频率范围内输出噪声电压约为37.3μV;在1kHz和1MHz处的PSRR分别大于60dB和35dB;芯片总面积约为0.27mm^2,无负载电流约为169μA。 展开更多
关键词 低噪声 电源抑制比 放大器 带隙基准电路 低压线性稳压器
下载PDF
低压差线性稳压器中过流保护电路的设计 被引量:5
18
作者 林川 冯全源 《电路与系统学报》 CSCD 北大核心 2008年第5期30-33,共4页
设计了一种应用于低压差线性稳压器的过流保护电路。该电路结构简单,易于调整,功耗低,可采用0.5μmCMOS工艺实现。仿真结果表明,它可以把稳压器的最大输出电流限定在300mA,输出短路电流限定在40mA,能够实现过流保护的目的。
关键词 过流保护 返送限流 低压 线性稳压器
下载PDF
一种新型的全片内低噪声CMOS低压差线性稳压器 被引量:2
19
作者 毛毳 何乐年 严晓浪 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第8期1602-1607,共6页
提出了一种全片内集成的低噪声CMOS低压差线性稳压器(LDO).首先建立传统LDO的噪声模型,分析了关键噪声来源并提出采用低噪声参考电压源来降低LDO输出噪声的方法.其次,提出一种带数字校正的基于阈值电压的低噪声参考电压源,用TSMC 0.18μ... 提出了一种全片内集成的低噪声CMOS低压差线性稳压器(LDO).首先建立传统LDO的噪声模型,分析了关键噪声来源并提出采用低噪声参考电压源来降低LDO输出噪声的方法.其次,提出一种带数字校正的基于阈值电压的低噪声参考电压源,用TSMC 0.18μm RF CMOS工艺设计并完成了为低相位噪声锁相环(PLL)电路供电的全片内集成低噪声LDO的流片和测试.该LDO被集成于高性能射频接收器芯片中.仿真结果表明,LDO的输出噪声低于26nV/Hz^(1/2)@100kHz,14nV/Hz^(1/2)@1MHz,电源抑制比达到-40dB@1MHz,全频率范围内低于-34dB.测试结果表明采用该低噪声LDO的PLL电路与采用传统LDO的PLL电路相比,其相位噪声降低6dBc@1kHz,低2dBc@200kHz. 展开更多
关键词 低压线性稳压器 低噪声 片上集成 射频接收器
下载PDF
多种保护电路的低压差线性稳压器设计及仿真 被引量:2
20
作者 王凤歌 李宗贤 +2 位作者 曹志容 黄克 马明迪 《西安工业大学学报》 CAS 2014年第8期614-618,共5页
针对电路系统中对低压差线性稳压器高稳定性要求,以及在使用过程中过热及输出电流过大而使电路遭到破坏.提出了一款具有过温保护、短路及限流保护功能的LDO,采用电压与温度成正比的器件感知电路中的温度,将正温度系数电压与恒定电压相... 针对电路系统中对低压差线性稳压器高稳定性要求,以及在使用过程中过热及输出电流过大而使电路遭到破坏.提出了一款具有过温保护、短路及限流保护功能的LDO,采用电压与温度成正比的器件感知电路中的温度,将正温度系数电压与恒定电压相比较作为控制信号,利用将输出电流镜像到某个电阻上,其电压与一个恒定电压相比较,调节流过功率管的电流,以达到限流保护.结果表明:过温保护电路的迟滞温度为30℃;过流保护电路在负载电流达到812mA时开启保护;短路保护电路当输出电压小于0.7V时开启保护.在0.1μF电容负载上进行了仿真验证. 展开更多
关键词 限流保护 过温保护 短路保护 低压线性稳压器 版图设计
下载PDF
上一页 1 2 20 下一页 到第
使用帮助 返回顶部