期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于互连的一种FPGA最优功耗延时积设计
被引量:
2
1
作者
马群刚
杨银堂
李跃进
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2004年第1期32-35,共4页
为了有效地解决困扰现场可编程门阵列发展的功耗延时积问题,采用集成电路互连的分段式结构和低压摆电路,提出了一种基于互连的最优功耗延时积现场可编程门阵列设计方法.对于产生传输线效应的现场可编程门阵列互连,通过优化互连的段数,...
为了有效地解决困扰现场可编程门阵列发展的功耗延时积问题,采用集成电路互连的分段式结构和低压摆电路,提出了一种基于互连的最优功耗延时积现场可编程门阵列设计方法.对于产生传输线效应的现场可编程门阵列互连,通过优化互连的段数,在互连最外面的输入端和输出端分别连接低压摆电路的驱动部分和接收部分,在内部的每段互连之间插入最优尺寸的缓冲部分.理论与模拟表明,用这种方法设计的现场可编程门阵列能使功耗延时积减小近一个数量级,同时较好地保持现场可编程门阵列的面积性能.
展开更多
关键词
现场可编程门阵列互连
RLC模型
分段式结构
低压摆电路
功耗延时积
深亚微米集成
电
路
下载PDF
职称材料
题名
基于互连的一种FPGA最优功耗延时积设计
被引量:
2
1
作者
马群刚
杨银堂
李跃进
机构
西安电子科技大学微电子研究所
出处
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2004年第1期32-35,共4页
基金
国家部委预研基金资助项目(41308010205)
教育部跨世纪优秀人才培养基金资助项目
文摘
为了有效地解决困扰现场可编程门阵列发展的功耗延时积问题,采用集成电路互连的分段式结构和低压摆电路,提出了一种基于互连的最优功耗延时积现场可编程门阵列设计方法.对于产生传输线效应的现场可编程门阵列互连,通过优化互连的段数,在互连最外面的输入端和输出端分别连接低压摆电路的驱动部分和接收部分,在内部的每段互连之间插入最优尺寸的缓冲部分.理论与模拟表明,用这种方法设计的现场可编程门阵列能使功耗延时积减小近一个数量级,同时较好地保持现场可编程门阵列的面积性能.
关键词
现场可编程门阵列互连
RLC模型
分段式结构
低压摆电路
功耗延时积
深亚微米集成
电
路
Keywords
Integrated circuits
Optimization
Transmission line theory
分类号
TN43 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于互连的一种FPGA最优功耗延时积设计
马群刚
杨银堂
李跃进
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2004
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部