-
题名使用低压驱动器来提高RF功率放大器的效率
被引量:1
- 1
-
-
-
出处
《世界电子元器件》
2018年第9期31-31,共1页
-
文摘
随着无线数据的使用不断增多,人们迫切希望未来的通信系统能够以更高的能效传输更多的数据,以便降低运营成本,并增加移动设备的电池寿命。对于发射机的功率放大器(PA)来说,由于其需要在应对最新蜂窝标准所用复杂宽带调制方案所需高峰值平均功率比(PAR)的同时实现高平均效率,因此要同时满足这两个要求,尤其具有挑战性。
-
关键词
功率放大器
PA
平均效率
低压驱动器
RF
-
分类号
TN722.75
[电子电信—电路与系统]
-
-
题名低压伺服驱动器设计及其在移动通信系统上的应用
被引量:3
- 2
-
-
作者
张强
李正丽
葛俊佐
-
机构
绵阳市维博电子有限责任公司
-
出处
《兵工自动化》
2019年第1期30-33,共4页
-
基金
国家科技支撑计划资助(2015BAF27B00)
-
文摘
为满足某型号移动通信系统的动态和静态性能,设计一种基于直流无刷电机的低压伺服驱动器。分别介绍车载移动通信系统伺服控制系统总体设计方案、硬件设计方案和软件设计方案,并将其成功应用在系统中。试验结果表明:该低压伺服驱动器具有快速的响应能力、可靠的稳定性和很高的跟踪精度。
-
关键词
直流无刷电机
移动通信系统伺服系统
低压伺服驱动器
-
Keywords
BLDC
COTM
low voltage servo drive
-
分类号
TP24
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名超声波电动机低压驱动控制器的设计
被引量:1
- 3
-
-
作者
黎金良
鹿存跃
皮文苑
-
机构
浙江大学
上海交通大学
-
出处
《微特电机》
北大核心
2011年第2期41-43,55,共4页
-
基金
国家自然科学基金(10874152)
浙江省自然科学基金(Y7080361)
中国科学院声场声信息国家重点实验室开放基金(200706)
-
文摘
超声波电动机驱动器的输入电压通常为12 V或24 V,需要一个稳压电源供电,整体体积较大,难以在微型化的应用中发挥作用。如何降低输入电压,减小驱动器的体积成为了关键。介绍一种超声波电动机的低压驱动器,该驱动器的输入电压低至2~5 V,采用两节干电池或者单节锂电池供电,输出电压为24~40 V。另外该驱动器输出信号的频率、幅值、占空比以及脉冲个数可分别调节。
-
关键词
超声波电动机
低压驱动器
I2C
-
Keywords
ultrasonic motor
low voltage driver
I^2C
-
分类号
TM359.9
[电气工程—电机]
-
-
题名一种转换时间可范围控制的MLVDS驱动器
被引量:2
- 4
-
-
作者
曹成成
曾云
赵建中
陈诚颖
李智
-
机构
湖南大学物理与微电子科学学院
中国科学院微电子研究所
-
出处
《计算机工程与应用》
CSCD
北大核心
2016年第2期45-49,共5页
-
基金
国家自然科学基金(No.61350007)
-
文摘
为实现多芯片间的高速数据传输,设计了一款应用于多点总线系统的多点低压差分信号(Multi-point Low Voltage Differential Signaling,MLVDS)驱动器,其转换时间可被控制在一定范围内。该驱动器主电路采用互补桥式开关管结构将TTL信号转换成CMOS差分电压信号。这种结构能削弱衬底偏置效应所带来的输出波形失真。预驱动电路采用对电容恒流充放电电路结构改变信号的压摆率。在输出级通过添加两个泄流二极管来平衡信号的过冲,从而保证了信号的完整性。芯片采用GSMC 0.18μm1P4M的CMOS工艺实现,测试结果表明工作频率为125 MHz时输出信号幅值为550 mV,上升时间为1.190 ns,下降时间为1.159 ns,满足TIA/EIA-899协议的要求。
-
关键词
转换时间
多点低压差分信号(MLVDS)驱动器
信号完整性
压摆率
阈值电压
-
Keywords
transition time
Multi-point Low Voltage Differential Signaling(MLVDS)driver
signal integrity
slew rate
threshold voltage
-
分类号
TN911.7
[电子电信—通信与信息系统]
-
-
题名8通道14位40 MS/s流水线型A/D转换器
- 5
-
-
作者
高兴国
冯骏
苏晨
刘凡
周晓丹
雷郎成
郭艾
-
机构
中国电子科技集团公司第二十四研究所
-
出处
《微电子学》
CAS
CSCD
北大核心
2014年第2期182-186,共5页
-
文摘
实现了一种8通道14位40MS/s流水线型A/D转换器。采用全差分开关电容结构的采样/保持电路,可以很好地抑制来自衬底的共模噪声,降低各种非线性因素引入的失真;利用"4+4+4×1.5+4"多级流水线结构的核心模数转换器单元,实现了转换器速度、精度、功耗以及版图面积的优化设计;基于电荷泵锁相环产生的1倍频和7倍频两组相位同步时钟信号,分别用于多级流水线采样保持和并行数据的并串转换;通过具有共模反馈的双电流源LVDS驱动器,实现了与外部560MB/s的高频数据接口。该电路采用0.18μm CMOS工艺,在时钟频率为40MHz,模拟输入频率为10MHz的条件下,实现了功耗≤1.2W,信噪比≥71dB,通道隔离度≥80dB。
-
关键词
A
D转换器
锁相环
高速低压差分信号驱动器
-
Keywords
A/D converter
PLL
LVDS driver
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-