期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
LTE-Advanced标准中一种基于反向重算的低存储容量Turbo码译码器结构设计 被引量:2
1
作者 詹明 文红 伍军 《电子学报》 EI CAS CSCD 北大核心 2017年第7期1584-1592,共9页
在LTE-Advanced标准中,为满足移动环境下的低功耗要求,低存储容量的译码器结构设计引起了广泛关注.本文在分解Turbo码网格图的基础上,研究了前向状态度量的反向重算方法,提出了一种基于反向重算的低存储容量译码器结构设计方案.在Log-MA... 在LTE-Advanced标准中,为满足移动环境下的低功耗要求,低存储容量的译码器结构设计引起了广泛关注.本文在分解Turbo码网格图的基础上,研究了前向状态度量的反向重算方法,提出了一种基于反向重算的低存储容量译码器结构设计方案.在Log-MAP算法下研究了一种适合反向重算的修正雅可比对数式实现方法,推导了反向重算的数学表达式,并给出了实现结构.结果表明,所涉及的反向重算译码结构,以很小的冗余计算为代价将存储容量降低了50%,译码性能非常接近Log-MAP算法,在冗余计算复杂度、存储容量和译码性能指标上具有更好的均衡性. 展开更多
关键词 LTE-Advanced标准 TURBO码 MAP算法 低存储容量译码器结构
下载PDF
高速低功耗SRAM体系结构及设计仿真 被引量:2
2
作者 赵以诚 周刚 《微处理机》 2016年第5期6-8,12,共4页
提出了一种高速低功耗1M-bit静态随机存储器的体系结构设计,在此体系结构基础上完成了整体电路架构的搭建。同时,运用Hspice模拟电路仿真工具完成了电路系统仿真。在5V电源电压下,采用CSMC 0.35μm工艺模型,地址取数时间为15ns,平均动... 提出了一种高速低功耗1M-bit静态随机存储器的体系结构设计,在此体系结构基础上完成了整体电路架构的搭建。同时,运用Hspice模拟电路仿真工具完成了电路系统仿真。在5V电源电压下,采用CSMC 0.35μm工艺模型,地址取数时间为15ns,平均动态功耗为100m A,静态功耗为6m A,实现了静态随机存储器高速、低功耗的良好性能。 展开更多
关键词 静态随机存储 体系结构 高速功耗 译码器 灵敏放大器 内核
下载PDF
无储存元只读存储器
3
作者 张立君 陈珂 《牡丹江师范学院学报(自然科学版)》 1995年第2期35-36,共2页
研究了计算机系统存储器的结构,提出了一种新型只读存储器的结构,给出了这种新型存储器的一般结构,解决了只读存储器体积随容量增加而增加的矛盾。
关键词 只读存储 存储容量 储存器 地址译码器 码器 存储矩阵 门阵列 结构保持 数据 对应关系
下载PDF
NAS好搭档 希捷Terascale扩容硬盘
4
《数字家庭》 2013年第9期95-95,共1页
希捷Terascale扩容硬盘以低功耗提供大容量存储,可以高效且经济地存储持续增长、一般存于云端的非结构化数据,非常适合于云系统构建商,当然也非常适合家用NAS使用。
关键词 NAS 硬盘 扩容 希捷 容量存储 结构化数据 持续增长 功耗
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部