期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
低电压SRAM测试电路设计与实现
1
作者 蔡志匡 王昌强 +3 位作者 王荧 荣佑丽 吕凯 肖建 《电子器件》 CAS 北大核心 2018年第6期1394-1400,共7页
针对一款256 kbit的低电压8T SRAM芯片进行测试电路设计,电路主要包括DFT电路和内建自测试电路两部分,前者针对稳定性故障有着良好的覆盖率,后者在传统March C+算法基础上,提出了一种March-Like算法,该算法能够实现更高的故障覆盖率。... 针对一款256 kbit的低电压8T SRAM芯片进行测试电路设计,电路主要包括DFT电路和内建自测试电路两部分,前者针对稳定性故障有着良好的覆盖率,后者在传统March C+算法基础上,提出了一种March-Like算法,该算法能够实现更高的故障覆盖率。仿真结果表明,DFT电路能够减小稳定性故障的最小可检测电阻,提高了稳定性故障的测试灵敏度; March-Like算法可以检测到低电压SRAM阵列中的写破坏耦合故障、读破坏耦合故障和写干扰故障。 展开更多
关键词 低电压sram DFT 内建自测试 故障覆盖率
下载PDF
一种优化低电压SRAM灵敏放大器时序的4T双复制位线延迟技术
2
作者 叶亚东 吴秀龙 蔺智挺 《微电子学与计算机》 CSCD 北大核心 2015年第3期28-30,35,共4页
提出一种减少SRAM存取时间的4T双复制位线延迟技术.该技术主要降低灵敏放大器使能信号的时序变化.该设计通过增加另外一根复制位线并提出一种新的4T复制单元,以优化低电压SRAM灵敏放大器的时序.TSMC 65nm工艺仿真结果表明,在0.6V电源电... 提出一种减少SRAM存取时间的4T双复制位线延迟技术.该技术主要降低灵敏放大器使能信号的时序变化.该设计通过增加另外一根复制位线并提出一种新的4T复制单元,以优化低电压SRAM灵敏放大器的时序.TSMC 65nm工艺仿真结果表明,在0.6V电源电压下,与传统复制位线设计相比,该技术的灵敏放大器使能信号时序的标准偏差降低30.8%,其读周期减少12.3%.除此之外,由于4T复制单元的MOS管数与传统复制单元相比降低1/3,减小了整体面积开销. 展开更多
关键词 低电压sram 灵敏放大器使能 复制位线技术
下载PDF
Multi-stage dual replica bit-line delay technique for process-variation-robust timing of low voltage SRAM sense amplifier
3
作者 Chao WU Lu-ping XU +1 位作者 Hua ZHANG Wen-bo ZHAO 《Frontiers of Information Technology & Electronic Engineering》 SCIE EI CSCD 2015年第8期700-706,共7页
A multi-stage dual replica bit-line delay (MDRBD) technique is proposed for reducing access time by suppressing the sense-amplifier enable (SAE) timing variation of low voltage static randomaccess memory (SRAM) ... A multi-stage dual replica bit-line delay (MDRBD) technique is proposed for reducing access time by suppressing the sense-amplifier enable (SAE) timing variation of low voltage static randomaccess memory (SRAM) applications. Compared with the traditional technique, this strategy, using statistical theory, reduces the timing variation by using multi-stage ideas, meanwhile doubling the replica bit-fine (RBL) capacitance and discharge path simultaneously in each stage. At a supply voltage of 0.6 V, the simulation results show that the standard deviations of the SAE timing and cycle time with the proposed technique are 69.2% and 47.2%, respectively, smaller than that with a conventional RBL delay technique in TSMC 65 nm CMOS technology (Taiwan Semiconductor Manufacturing Company, Taiwan). 展开更多
关键词 Process-variation-robust Sense amplifier (SA) Replica bit-line (RBL) delay Timing variation
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部