期刊文献+
共找到18篇文章
< 1 >
每页显示 20 50 100
一种处理器体系结构级功耗评估工具设计 被引量:1
1
作者 刘志宏 张星 张洪峰 《舰船电子工程》 2017年第7期175-179,共5页
体系结构级功耗评估能让设计者在设计前期对处理器进行架构权衡,极大地减少设计开销。论文从体系结构级、电路级和工艺级三个层次,结合工艺缩放比例原理和RTL反馈建模方法,进行处理器功耗建模;在功耗模型基础上,实现体系结构级功耗评估... 体系结构级功耗评估能让设计者在设计前期对处理器进行架构权衡,极大地减少设计开销。论文从体系结构级、电路级和工艺级三个层次,结合工艺缩放比例原理和RTL反馈建模方法,进行处理器功耗建模;在功耗模型基础上,实现体系结构级功耗评估工具的设计;通过速度、精度分析,表明该体系结构级功耗评估工具在极大提升了功耗评估速度的前提下保证了功耗评估精度。 展开更多
关键词 体系结构级 功耗模型 功耗评估
下载PDF
体系结构级功耗分析方法 被引量:5
2
作者 李佳 徐勇军 +1 位作者 李晓维 王新平 《系统仿真学报》 EI CAS CSCD 2004年第12期2821-2824,2827,共5页
功耗问题已经成为集成电路设计,尤其是嵌入式系统和电池供电设备开发中所要关注的重要问题。电路设计较低层次的功耗分析方法能提供比较好的准确性,但它们的功耗模型相对复杂,功耗分析的时间开销和内存开销都很大。本文所讨论的体系结... 功耗问题已经成为集成电路设计,尤其是嵌入式系统和电池供电设备开发中所要关注的重要问题。电路设计较低层次的功耗分析方法能提供比较好的准确性,但它们的功耗模型相对复杂,功耗分析的时间开销和内存开销都很大。本文所讨论的体系结构级功耗分析方法就克服了这些缺点,通过对可配置的功能单元分别进行功耗建模,基于准确的性能模拟来达到功耗模拟的目的,它可以广泛应用于体系结构、指令集、编译器以至软件的低功耗优化中,文章最后借助于通用CPU的系统级功耗模拟工具Wattch,研究了指令及数据缓存在配置方方法的功耗行为,实验证明,体系结构级的功耗分析为低功耗系统设计提供了更有价值的指导。 展开更多
关键词 低功耗设计 体系结构级功耗分析 功耗可配置体系结构 低功耗优化
下载PDF
多核微处理器体系结构级功耗模型分析 被引量:2
3
作者 陈卓 刘畅 +1 位作者 侯申 郭阳 《中南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2019年第7期1611-1618,共8页
利用FT-SHSim 模拟工具平台,对主流的微处理器核心模型SMT(同步多线程,simultaneous multithreading)和MSS(适度超标量,moderate superscalar)进行建模。采用先进CMOS工艺,在体系结构级进行功耗评估的模拟实验,得到不同微处理器结构的... 利用FT-SHSim 模拟工具平台,对主流的微处理器核心模型SMT(同步多线程,simultaneous multithreading)和MSS(适度超标量,moderate superscalar)进行建模。采用先进CMOS工艺,在体系结构级进行功耗评估的模拟实验,得到不同微处理器结构的工艺需求和不同工艺下同微处理器结构可以实现的性能及所需的规模,为微处理器设计的早期阶段提供工艺需求与实现方法的参考价值,从而实现提高设计质量、缩短设计周期、加快设计收敛的目的。研究结果表明:在最小线宽为22nm的工艺下,128 核SMT处理器模型峰值功耗为116W,64核MSS处理器峰值功耗为161W。 展开更多
关键词 多核处理器 体系结构级 峰值功耗 工艺模拟器
下载PDF
可重配置处理器的体系结构级功耗模型与分析
4
作者 肖玮 臧斌宇 朱传琪 《计算机工程与应用》 CSCD 北大核心 2007年第26期34-37,40,共5页
按照可重配置处理器的体系结构建立并实现功耗模型;模型对处理器的电路级特性进行抽象,基于体系结构级属性和工艺参数进行静态峰值功耗估算,基于性能模拟器进行动态功耗统计,并实现三种条件时钟下的门控技术;可重配置处理器与超标量通... 按照可重配置处理器的体系结构建立并实现功耗模型;模型对处理器的电路级特性进行抽象,基于体系结构级属性和工艺参数进行静态峰值功耗估算,基于性能模拟器进行动态功耗统计,并实现三种条件时钟下的门控技术;可重配置处理器与超标量通用微处理器相比,在性能方面获得的平均加速比为3.59,而在功耗方面的平均增长率仅为1.48;通过实验还说明采用简单的CC1门控技术能有效地降低可重配置系统的功耗和硬件复杂度;该模型为可重配置处理器低功耗设计和编译器级低功耗优化研究奠定了基础。 展开更多
关键词 可重配置处理器 体系结构级功耗模型 参数化功耗模型 动态功耗模型 低功耗优化
下载PDF
可配置的微体系结构级功耗评估器研究
5
作者 陈洵 周学海 《计算机工程与应用》 CSCD 北大核心 2006年第26期81-84,共4页
功耗评估器是研究体系结构的重要工具,目前国内外已经有一些成熟的微体系结构级功耗评估器,但都仅仅面向单一的体系结构,或支持的功能部件较少,不利于进行全面的功耗分析。论文分析了现有的评估工具各自的优点与不足,设计了一个可配置... 功耗评估器是研究体系结构的重要工具,目前国内外已经有一些成熟的微体系结构级功耗评估器,但都仅仅面向单一的体系结构,或支持的功能部件较少,不利于进行全面的功耗分析。论文分析了现有的评估工具各自的优点与不足,设计了一个可配置的微体系结构级功耗评估器,并在Windows下编程实现。实验结果表明该功耗评估器具有可配置性好、适用范围较广的特点。 展开更多
关键词 功耗评估 可配置 体系结构级
下载PDF
综合电子信息系统综合级体系结构概念及框架 被引量:9
6
作者 姜志平 丁峰 +1 位作者 易侃 罗晨 《指挥信息系统与技术》 2012年第3期1-5,24,共6页
为了提高综合电子信息系统体系结构的可重用性和集成性,提出将该系统体系结构分为综合级和项目级2个层次,从概念、特点、内容以及描述框架等角度研究了该系统综合级体系结构。首先,研究了综合级体系结构的定义、作用及特点等概念;然后,... 为了提高综合电子信息系统体系结构的可重用性和集成性,提出将该系统体系结构分为综合级和项目级2个层次,从概念、特点、内容以及描述框架等角度研究了该系统综合级体系结构。首先,研究了综合级体系结构的定义、作用及特点等概念;然后,研究了该系统总体论证阶段的主要过程,分析了每个过程的主要任务、相关角色及关注点,并介绍了综合级体系结构的组成;最后,根据相关角色及关注点,描述了该系统综合级体系结构框架,给出了其视角、模型及相互关系。 展开更多
关键词 综合电子信息系统 体系结构 综合体系结构 体系结构框架
下载PDF
企业级体系结构分析综述 被引量:2
7
作者 宛海宁 谢文才 罗雪山 《指挥信息系统与技术》 2012年第3期11-15,67,共6页
企业级体系结构分析是企业级体系结构生命周期中的一个重要过程,对于发挥企业级体系结构作用具有重要影响。该分析有助于提高企业级体系结构设计效果,并在决策上提供定量和定性数据支持。探讨了企业级体系结构分析研究的概念和分类及其... 企业级体系结构分析是企业级体系结构生命周期中的一个重要过程,对于发挥企业级体系结构作用具有重要影响。该分析有助于提高企业级体系结构设计效果,并在决策上提供定量和定性数据支持。探讨了企业级体系结构分析研究的概念和分类及其问题实质。 展开更多
关键词 企业体系结构 企业体系结构分析 多目标规划 体系结构技术
下载PDF
系统级体系结构仿真器的研究与实现 被引量:1
8
作者 陆岚 王克祥 +1 位作者 熊悦 赵振西 《小型微型计算机系统》 CSCD 北大核心 2001年第10期1166-1169,共4页
系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一... 系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一个基于 MISC CPU和 SPARC体系结构的系统级仿真器 展开更多
关键词 仿真器 系统体系结构 指令集
下载PDF
系统级体系结构仿真器的研究与实现 被引量:1
9
作者 陆岚 王克祥 +1 位作者 熊悦 赵振西 《小型微型计算机系统》 CSCD 北大核心 2002年第1期14-17,共4页
系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一... 系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一个基于 MISC CPU和 SPARC体系结构的系统级仿真器 展开更多
关键词 仿真器 系统体系结构仿真器 设计 FMCS
下载PDF
指挥信息系统企业级体系结构描述方法研究 被引量:1
10
作者 姜志平 何明 +1 位作者 罗晨 易侃 《计算机科学》 CSCD 北大核心 2012年第S3期316-319,共4页
为了明确指挥信息系统企业级体系结构的概念和内涵,并规范企业级体系结构的描述,提出了一种指挥信息系统企业级体系结构描述方法。首先从定义、作用以及特点等角度研究了指挥信息系统企业级体系结构的基本概念;其次提出了一种指挥信息... 为了明确指挥信息系统企业级体系结构的概念和内涵,并规范企业级体系结构的描述,提出了一种指挥信息系统企业级体系结构描述方法。首先从定义、作用以及特点等角度研究了指挥信息系统企业级体系结构的基本概念;其次提出了一种指挥信息系统企业级体系结构的描述框架,研究了该框架的视角组成、视角之间的相互关系以及视角的产品组成;最后,提出了一种面向对象和描述逻辑相结合的企业级体系结构产品描述方法,并提供了相应的描述示例。 展开更多
关键词 指挥信息系统 体系结构 企业体系结构 描述逻辑
下载PDF
软件工程在企业级应用体系结构中的作用
11
作者 穆杰 《开封教育学院学报》 2004年第1期39-40,50,共3页
本文简要阐述了企业级大型应用软件的编制过程,充分体现了软件工程的作用,并提出了企业级应用软件开发方略和软件工程开发的重要步骤。
关键词 软件工程 可行性研究 企业应用体系结构 联合应用程序设计 JAD
下载PDF
分片式体系结构多态并行性研究
12
作者 朱勇 《金陵科技学院学报》 2017年第2期1-4,共4页
分片式体系结构可以配置为不同类型和粒度的并行状态,即多态并行性。与仅考虑并行负载的多核系统相比,上述方式可以满足更为广泛的应用。结果表明,它能够在ILP(指令级并行)、TLP(线程级并行)和DLP(数据级并行)多态并行模式下都达到很高... 分片式体系结构可以配置为不同类型和粒度的并行状态,即多态并行性。与仅考虑并行负载的多核系统相比,上述方式可以满足更为广泛的应用。结果表明,它能够在ILP(指令级并行)、TLP(线程级并行)和DLP(数据级并行)多态并行模式下都达到很高的性能。分片式体系结构适合十亿级超大规模集成电路,是一种有前景的多核系统。 展开更多
关键词 分片式体系结构 多态并行性 并行粒度 十亿晶体管体系结构
下载PDF
一种优化的众核处理器核级冗余拓扑重构算法 被引量:1
13
作者 杨力 覃志东 +1 位作者 肖芳雄 王绍宇 《计算机工程》 CAS CSCD 北大核心 2015年第5期50-55,共6页
现有的行波列借拓扑重构算法是基于分级优化思想,把整体优化问题分解为以失效核为中心的局部优化问题,通过局部搜索失效核重构的最优解来求解整体优化问题的最优解。但其在局部邻域进行的是单向搜索,易导致搜索到的解并不是局部最优解,... 现有的行波列借拓扑重构算法是基于分级优化思想,把整体优化问题分解为以失效核为中心的局部优化问题,通过局部搜索失效核重构的最优解来求解整体优化问题的最优解。但其在局部邻域进行的是单向搜索,易导致搜索到的解并不是局部最优解,或者前一单元依次占用下一单元最优解而导致连锁列借操作。针对上述情况,构造一种局部邻域双向搜索的优化行波列借算法,可使局部解更优,并避免连锁操作。实验结果表明,该算法在失效核数目较多的情况下,与原有行波列借算法相比,众核处理器虚拟拓扑结构性能明显提高。 展开更多
关键词 众核处理器 体系结构级冗余 冗余 虚拟拓扑 拓扑重构 行波列借
下载PDF
Multilevel Power Modeling of Base Station and Its ICs 被引量:1
14
作者 WANG Wei LI Xiaoyang +2 位作者 LIU Dake CAI Zhaoyun GONG Chen 《China Communications》 SCIE CSCD 2015年第5期22-33,共12页
A new power estimation method is proposed for base station(BS) in this paper.Based on this method,a software platform for power estimation is developed.The proposed method models power consumption on different abstrac... A new power estimation method is proposed for base station(BS) in this paper.Based on this method,a software platform for power estimation is developed.The proposed method models power consumption on different abstraction levels by splitting a typical base station into several basic components at different levels in the view of embedded system design.In particular,our focus is on baseband IC(Integrate Circuit) due to it's the dominant power consumer in small cells.Baseband power model is based on arithmetic computing costs of selected algorithms.All computing and storage costs are calibrated using algorithm complexity,hardware architecture,activity ratio,silicon technology,and overheads on all hierarchies.Micro architecture and IC technology are considered.The model enables power comparison of different types of base stations configured with different baseband algorithms,micro architectures,and ICs.The model also supports cellular operators in power estimation of different deployment strategies and transmission schemes.The model is verified by comparing power consumption with a real LTE base station.By exposing more configuration freedoms,the platform can be used for power estimation of current and future base stations. 展开更多
关键词 baseband IC power consumption power modeling base station 5G
下载PDF
Theory and Implementation of Distributed Visual Simulation
15
作者 徐昌伟 侯朝桢 《Journal of Beijing Institute of Technology》 EI CAS 2001年第4期429-435,共7页
The development process as well as the core theory of distributed interactive simulation and high level architecture are discussed, and combined with graphics features, a system of real time distributed visual simula... The development process as well as the core theory of distributed interactive simulation and high level architecture are discussed, and combined with graphics features, a system of real time distributed visual simulation is established. Based on computer network, simulation platform is built by installing related software and modeling object, and the interactive functions are extended by programming. A set of solutions for building a distributed visual simulation system that include both hardware and software are put forward, and a practical instance is also provided. The whole building process can be summarized into two steps that are scheme consideration and system realization. 展开更多
关键词 visual simulation distributed interactive simulation high level architecture
下载PDF
LUCA:Lightweight Ubiquitous Computing Architecture
16
作者 孙道清 曹奇英 《Journal of Donghua University(English Edition)》 EI CAS 2009年第3期300-308,共9页
Lightweight ubiquitous computing security architecture was presented. Lots of our recent researches have been integrated in this architecture. And the main current researches in the related area have also been absorbe... Lightweight ubiquitous computing security architecture was presented. Lots of our recent researches have been integrated in this architecture. And the main current researches in the related area have also been absorbed. The main attention of this paper was providing a compact and realizable method to apply ubiquitous computing into our daily lives under sufficient secure guarantee. At last,the personal intelligent assistant system was presented to show that this architecture was a suitable and realizable security mechanism in solving the ubiquitous computing problems. 展开更多
关键词 ubiquitous computing ARCHITECTURE TRUST AWARENESS privacy protection SECURITY
下载PDF
THE ARCHITECTURE OF A SPECIFIC CHIP FOR RNA SECONDARY STRUCTURE PREDICTION
17
作者 LiuXinchun ZhangPeiheng SunNinghui 《Journal of Electronics(China)》 2005年第3期281-287,共7页
The architecture of a BioAccel (internal code) chip for RNA secondary structure prediction is described in the letter. The system is based on a BioBus (internal code), whose distinguishing features are: Two separated ... The architecture of a BioAccel (internal code) chip for RNA secondary structure prediction is described in the letter. The system is based on a BioBus (internal code), whose distinguishing features are: Two separated control and data channels, and a slave-associated arbitration scheme. Two reference systems based on the AMBA AHB bus and Coreconnect bus are introduced to evaluate the performance of the system. The simulation results are attractive. The average communication bandwidth of the chip is increased at severalfold, and the read and write latencies are reduced about 40 percent. 展开更多
关键词 RNA Secondary structure prediction BioAccel chip BioBus
下载PDF
Catalyst 5500交换系统
18
《中国计算机用户》 1997年第16期33-33,共1页
Cisco Catalyst 5500建立在Catalyst 5000和LightStream1010交换机体系结构的基础上,在同一平台上集成了基于Cisco网间网操作系统的路由选择技术。
关键词 CATALYST 5500 交换系统 Cisco公司 路由选择技术 技术规格 Gb体系结构
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部