期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
12
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
高速先入先出存储器UPD42280及其应用
1
作者
陈晓露
王跃科
《集成电路应用》
2001年第5期80-83,共4页
μPD42280为具有2M bit存储容量的高速先入先出存储器,其外围电路简单,与微处理器或数字信号处理器接口方便,能对大容量的数据进行高速缓存。本文介绍了它的特点、功能和工作原理,并给出了它在高速数据采集系统中的应用实例。
关键词
μPD42280
先入先出存储器
存储
容量
下载PDF
职称材料
嵌入式系统与DSP的高速接口设计
被引量:
2
2
作者
单永琳
王金刚
+1 位作者
杨锡劢
秦承虎
《电子测量技术》
2006年第4期36-37,共2页
在嵌入式微处理器对FIFO进行读取操作时,由于一些微处理器本身自带高速缓冲存储器(Cache),会造成读数错误,本文将分析错误原因并给出3种解决此类错误的方案。在编写FIFO接口程序时,可以通过对Cahce进行刷新、禁用或反复赋新地址的方法...
在嵌入式微处理器对FIFO进行读取操作时,由于一些微处理器本身自带高速缓冲存储器(Cache),会造成读数错误,本文将分析错误原因并给出3种解决此类错误的方案。在编写FIFO接口程序时,可以通过对Cahce进行刷新、禁用或反复赋新地址的方法予以解决。采用以上方法均可以使微处理器从FIFO读出期望的数据,从而降低系统的错误率,提高系统的可靠性。
展开更多
关键词
S3C4510B
高速缓冲
存储器
先入先出存储器
嵌
入
式系统
下载PDF
职称材料
PCI总线多用户数据缓冲区管理器的实现
被引量:
1
3
作者
乔庐峰
王志功
+1 位作者
黄斌
陆园琳
《电子与信息学报》
EI
CSCD
北大核心
2005年第7期1162-1166,共5页
分析了一种PCI总线上支持多个用户的数据缓冲区管理器电路所采用的电路结构,给出了关键点的仿真波形。从理论上分析了用户的缓冲区分配原则、端口总线带宽、用户最大服务等待时间和最小缓冲区数量等工作参数。给出了多用户缓冲区管理器...
分析了一种PCI总线上支持多个用户的数据缓冲区管理器电路所采用的电路结构,给出了关键点的仿真波形。从理论上分析了用户的缓冲区分配原则、端口总线带宽、用户最大服务等待时间和最小缓冲区数量等工作参数。给出了多用户缓冲区管理器中所需要最小存储区的计算方法。以分析为基础,采用XILINX的XCV600EPQ240实现了128用户缓冲区管理器电路,并在实际系统中进行了测试和验证。
展开更多
关键词
VLSL
PCI总线
先入先出存储器
缓冲区管理
现场可编程门阵列
下载PDF
职称材料
基于CPLD和FIFO的多通道高速数据采集系统的研究
被引量:
15
4
作者
祁煜
李启炎
+1 位作者
翁良科
李维波
《电子工程师》
2003年第2期44-47,共4页
介绍了一种基于 CPLD(复杂可编程逻辑器件 )和 FIFO(先入先出存储器 )的多通道高速 A/ D数据采集系统的设计方法 ,并给出了这种数据采集方法的硬件原理电路和主要的软件设计思路。采用该设计方法所设计的数据采集系统不但可以实现高速...
介绍了一种基于 CPLD(复杂可编程逻辑器件 )和 FIFO(先入先出存储器 )的多通道高速 A/ D数据采集系统的设计方法 ,并给出了这种数据采集方法的硬件原理电路和主要的软件设计思路。采用该设计方法所设计的数据采集系统不但可以实现高速采集多通道的数据 ,而且还可以扩展模拟量的输入通道数。
展开更多
关键词
复杂可编程逻辑器件
先入先出存储器
多通道数据采集
FIFO
CPLD
下载PDF
职称材料
基于USB2.0接口在线变速调焦应用系统的设计
5
作者
高世杰
竺晓山
+1 位作者
吴志勇
陈涛
《计算机测量与控制》
CSCD
2006年第4期521-523,共3页
与传统的摄影调焦系统相比较,针对焦距可以在线调整的要求,提出了基于USB接口的可在线变速调焦应用系统的设计方案,利用USB2.0接口芯片为数据传输核心,通过主机端应用程序设置调焦曲线,实现了变速调焦的功能,实验结果表明,该系统调焦...
与传统的摄影调焦系统相比较,针对焦距可以在线调整的要求,提出了基于USB接口的可在线变速调焦应用系统的设计方案,利用USB2.0接口芯片为数据传输核心,通过主机端应用程序设置调焦曲线,实现了变速调焦的功能,实验结果表明,该系统调焦曲线与理想曲线拟合度较好,拍摄已知运动轨迹的目标,达到了满意效果。
展开更多
关键词
通用串行总线
固件
通用可编程接口
步进电机控制器
异步
先入先出存储器
下载PDF
职称材料
高速网路接口的高速缓存技术及其实现
6
作者
张兴明
沈军
《电子技术应用》
北大核心
2006年第12期124-127,共4页
简要介绍了先入先出(FIFO)存储器的工作原理,详细剖析了在实际大型路由器研发中使用的高速大容量缓存机制及其设计方法,并给出了关键部分的时序仿真结果。
关键词
先入先出存储器
缓存
队列
现场可编程门阵列
网络服务质量
下载PDF
职称材料
基于示波器显示的简易逻辑分析仪设计
7
作者
孔冬莲
《鄂州大学学报》
2006年第3期33-35,38,共4页
该系统以可编程逻辑器件(CPLD)为控制核心,VHDL语言为设计工具,利用CPLD逻辑性强的优势,综合CPLD、常规数字和模拟电路技术完成简易逻辑分析仪设计。输出利用两块D/A芯片,同时提供示波器X、Y轴信号,在模拟示波器上实现同时显示8路以上...
该系统以可编程逻辑器件(CPLD)为控制核心,VHDL语言为设计工具,利用CPLD逻辑性强的优势,综合CPLD、常规数字和模拟电路技术完成简易逻辑分析仪设计。输出利用两块D/A芯片,同时提供示波器X、Y轴信号,在模拟示波器上实现同时显示8路以上信号的功能。该逻辑分析仪为可以实现始端触发和终端触发,并可根据触发方式分别显示触发前、后所保存的逻辑状态,并显示触发点位置和时间标志线移位与显示的智能仪器。
展开更多
关键词
逻辑分析仪
CPLD
示波器
先入先出存储器
下载PDF
职称材料
位填充导致USB数据传输紊乱的一种解决方案
被引量:
1
8
作者
董剑
李同合
《电子设计工程》
2012年第16期119-121,125,共4页
通用串行总线(USB)数据传输中要对数据进行非归零翻转(NRZI)编解码、添加/去除位填充和串并/并串转换。添加/去除位填充使每字节数据传输所需的时间发生变化,再加上收发器与协议层的时钟频率不同,从而可能导致数据紊乱。以USB 2.0设备...
通用串行总线(USB)数据传输中要对数据进行非归零翻转(NRZI)编解码、添加/去除位填充和串并/并串转换。添加/去除位填充使每字节数据传输所需的时间发生变化,再加上收发器与协议层的时钟频率不同,从而可能导致数据紊乱。以USB 2.0设备控制器中的收发器为例,在收发器与协议层间添加异步先入先出存储器(FIFO)作为缓存区可以解决这一问题。EDA软件仿真验证了该方法的可行性。
展开更多
关键词
通用串行总线
数据传输
位填充
异步
先入先出存储器
数据紊乱
下载PDF
职称材料
一种基于FPGA实现的高速缓存设计
被引量:
4
9
作者
景艳
黄士坦
张遂南
《微机发展》
2005年第9期141-144,共4页
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流...
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。
展开更多
关键词
高速数据采集系统
数字信号处理器
异步
先入先出存储器
现场可编程门阵列
下载PDF
职称材料
遥测采集专用芯片设计
10
作者
张振华
王涣
《微处理机》
2013年第5期10-13,共4页
遥测采集专用芯片主要完成飞行系统中各种模拟信号的数据监测和CPU与其他系统之间的数据传输。芯片具有一路ARINC 429串行总线接收器并可检测外部信号频率。该芯片的设计大大减小了系统应用板的体积,提高了整个系统的抗干扰能力。
关键词
ARINC
429协议
双端口随机
存储器
先入先出存储器
下载PDF
职称材料
基于TMS320VC5402的图像采集与处理系统
11
作者
曹秀岭
齐蓉
《微处理机》
2008年第4期41-43,共3页
介绍了基于定点DSP图像采集与处理系统的设计与实现。系统采用SAA7111、TMS320VC5402以及IDT72V235等芯片构成,具有接口简单灵活,处理速度快等优点,可在车型车牌识别,交通量检测,机器人视觉,指纹识别等领域得到很好的应用。
关键词
图像采集
图像处理
先入先出存储器
数据信号处理器
下载PDF
职称材料
基于WM8731S的FPGA信息处理系统设计
12
作者
符敏
《科学家》
2017年第4期95-96,共2页
近几年,嵌入式数字音频产品受到越来越多消费者的青睐。数字语音IC与嵌入式单片机相结合,设计更灵活。体积小、扩展能力强,利用Verilog HDL硬件描述语言开发的基于FPGA的音频编解码芯片控制器,通过有限序列冲激响应FIR数字滤波器进...
近几年,嵌入式数字音频产品受到越来越多消费者的青睐。数字语音IC与嵌入式单片机相结合,设计更灵活。体积小、扩展能力强,利用Verilog HDL硬件描述语言开发的基于FPGA的音频编解码芯片控制器,通过有限序列冲激响应FIR数字滤波器进行滤波处理,以获得高质量的音频信号。
展开更多
关键词
音频信号
WM8731S
先入先出存储器
原文传递
题名
高速先入先出存储器UPD42280及其应用
1
作者
陈晓露
王跃科
机构
湖南长沙国防科技大学机电工程与自动化学院
出处
《集成电路应用》
2001年第5期80-83,共4页
文摘
μPD42280为具有2M bit存储容量的高速先入先出存储器,其外围电路简单,与微处理器或数字信号处理器接口方便,能对大容量的数据进行高速缓存。本文介绍了它的特点、功能和工作原理,并给出了它在高速数据采集系统中的应用实例。
关键词
μPD42280
先入先出存储器
存储
容量
分类号
TP333 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
嵌入式系统与DSP的高速接口设计
被引量:
2
2
作者
单永琳
王金刚
杨锡劢
秦承虎
机构
天津大学
出处
《电子测量技术》
2006年第4期36-37,共2页
文摘
在嵌入式微处理器对FIFO进行读取操作时,由于一些微处理器本身自带高速缓冲存储器(Cache),会造成读数错误,本文将分析错误原因并给出3种解决此类错误的方案。在编写FIFO接口程序时,可以通过对Cahce进行刷新、禁用或反复赋新地址的方法予以解决。采用以上方法均可以使微处理器从FIFO读出期望的数据,从而降低系统的错误率,提高系统的可靠性。
关键词
S3C4510B
高速缓冲
存储器
先入先出存储器
嵌
入
式系统
Keywords
83C4510b
Cache
FIFO
embedded system
分类号
TP316 [自动化与计算机技术—计算机软件与理论]
下载PDF
职称材料
题名
PCI总线多用户数据缓冲区管理器的实现
被引量:
1
3
作者
乔庐峰
王志功
黄斌
陆园琳
机构
东南大学射频与光电集成电路研究所
南京通信工程学院 南京
出处
《电子与信息学报》
EI
CSCD
北大核心
2005年第7期1162-1166,共5页
基金
江苏省首批十五科技攻关项目(BG2000010-1)资助课题
文摘
分析了一种PCI总线上支持多个用户的数据缓冲区管理器电路所采用的电路结构,给出了关键点的仿真波形。从理论上分析了用户的缓冲区分配原则、端口总线带宽、用户最大服务等待时间和最小缓冲区数量等工作参数。给出了多用户缓冲区管理器中所需要最小存储区的计算方法。以分析为基础,采用XILINX的XCV600EPQ240实现了128用户缓冲区管理器电路,并在实际系统中进行了测试和验证。
关键词
VLSL
PCI总线
先入先出存储器
缓冲区管理
现场可编程门阵列
Keywords
VLSI, PCI bus, FIFO memory, Buffer manager, FPGA
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
基于CPLD和FIFO的多通道高速数据采集系统的研究
被引量:
15
4
作者
祁煜
李启炎
翁良科
李维波
机构
华中科技大学电气与电子工程学院
出处
《电子工程师》
2003年第2期44-47,共4页
文摘
介绍了一种基于 CPLD(复杂可编程逻辑器件 )和 FIFO(先入先出存储器 )的多通道高速 A/ D数据采集系统的设计方法 ,并给出了这种数据采集方法的硬件原理电路和主要的软件设计思路。采用该设计方法所设计的数据采集系统不但可以实现高速采集多通道的数据 ,而且还可以扩展模拟量的输入通道数。
关键词
复杂可编程逻辑器件
先入先出存储器
多通道数据采集
FIFO
CPLD
Keywords
multi-channel, high-speed data acquisition system, CPLD,FIFO
分类号
TP274.2 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
基于USB2.0接口在线变速调焦应用系统的设计
5
作者
高世杰
竺晓山
吴志勇
陈涛
机构
中国科学院长春光学精密机械与物理研究所
出处
《计算机测量与控制》
CSCD
2006年第4期521-523,共3页
基金
吉林省科技厅自然科学基金(20030535)中科院二期创新项目(C04708Z)
文摘
与传统的摄影调焦系统相比较,针对焦距可以在线调整的要求,提出了基于USB接口的可在线变速调焦应用系统的设计方案,利用USB2.0接口芯片为数据传输核心,通过主机端应用程序设置调焦曲线,实现了变速调焦的功能,实验结果表明,该系统调焦曲线与理想曲线拟合度较好,拍摄已知运动轨迹的目标,达到了满意效果。
关键词
通用串行总线
固件
通用可编程接口
步进电机控制器
异步
先入先出存储器
Keywords
USB
firmware
step motor control, GPIF
FIFO
分类号
TP302.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
高速网路接口的高速缓存技术及其实现
6
作者
张兴明
沈军
机构
国家数字交换系统工程技术研究中心
出处
《电子技术应用》
北大核心
2006年第12期124-127,共4页
文摘
简要介绍了先入先出(FIFO)存储器的工作原理,详细剖析了在实际大型路由器研发中使用的高速大容量缓存机制及其设计方法,并给出了关键部分的时序仿真结果。
关键词
先入先出存储器
缓存
队列
现场可编程门阵列
网络服务质量
分类号
TP393.09 [自动化与计算机技术—计算机应用技术]
下载PDF
职称材料
题名
基于示波器显示的简易逻辑分析仪设计
7
作者
孔冬莲
机构
鄂州大学电子工程系
出处
《鄂州大学学报》
2006年第3期33-35,38,共4页
文摘
该系统以可编程逻辑器件(CPLD)为控制核心,VHDL语言为设计工具,利用CPLD逻辑性强的优势,综合CPLD、常规数字和模拟电路技术完成简易逻辑分析仪设计。输出利用两块D/A芯片,同时提供示波器X、Y轴信号,在模拟示波器上实现同时显示8路以上信号的功能。该逻辑分析仪为可以实现始端触发和终端触发,并可根据触发方式分别显示触发前、后所保存的逻辑状态,并显示触发点位置和时间标志线移位与显示的智能仪器。
关键词
逻辑分析仪
CPLD
示波器
先入先出存储器
Keywords
Logic analyzer
CPLD
oscilloscope
FIFO RAM
分类号
TN702 [电子电信—电路与系统]
下载PDF
职称材料
题名
位填充导致USB数据传输紊乱的一种解决方案
被引量:
1
8
作者
董剑
李同合
机构
西安交通大学电子与信息工程学院微电子学系
出处
《电子设计工程》
2012年第16期119-121,125,共4页
文摘
通用串行总线(USB)数据传输中要对数据进行非归零翻转(NRZI)编解码、添加/去除位填充和串并/并串转换。添加/去除位填充使每字节数据传输所需的时间发生变化,再加上收发器与协议层的时钟频率不同,从而可能导致数据紊乱。以USB 2.0设备控制器中的收发器为例,在收发器与协议层间添加异步先入先出存储器(FIFO)作为缓存区可以解决这一问题。EDA软件仿真验证了该方法的可行性。
关键词
通用串行总线
数据传输
位填充
异步
先入先出存储器
数据紊乱
Keywords
universal serial bus
data transfer
bit stuffing
asynchronous first in first out memory
data disorder
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种基于FPGA实现的高速缓存设计
被引量:
4
9
作者
景艳
黄士坦
张遂南
机构
西安微电子技术研究所
出处
《微机发展》
2005年第9期141-144,共4页
文摘
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。
关键词
高速数据采集系统
数字信号处理器
异步
先入先出存储器
现场可编程门阵列
Keywords
high - speed DAS
DSP
asynchronous FIFO
FPGA
分类号
TP274 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
遥测采集专用芯片设计
10
作者
张振华
王涣
机构
中国电子科技集团公司第四十七研究所
出处
《微处理机》
2013年第5期10-13,共4页
文摘
遥测采集专用芯片主要完成飞行系统中各种模拟信号的数据监测和CPU与其他系统之间的数据传输。芯片具有一路ARINC 429串行总线接收器并可检测外部信号频率。该芯片的设计大大减小了系统应用板的体积,提高了整个系统的抗干扰能力。
关键词
ARINC
429协议
双端口随机
存储器
先入先出存储器
Keywords
ARINC 429 protocol
DPRAM
FIFO
分类号
TN4 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
基于TMS320VC5402的图像采集与处理系统
11
作者
曹秀岭
齐蓉
机构
西北工业大学自动化学院
出处
《微处理机》
2008年第4期41-43,共3页
文摘
介绍了基于定点DSP图像采集与处理系统的设计与实现。系统采用SAA7111、TMS320VC5402以及IDT72V235等芯片构成,具有接口简单灵活,处理速度快等优点,可在车型车牌识别,交通量检测,机器人视觉,指纹识别等领域得到很好的应用。
关键词
图像采集
图像处理
先入先出存储器
数据信号处理器
Keywords
Image acquisition
Image processing
FIFO
DSP
分类号
TP391.41 [自动化与计算机技术—计算机应用技术]
TN911.72 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
基于WM8731S的FPGA信息处理系统设计
12
作者
符敏
机构
常德技师学院
出处
《科学家》
2017年第4期95-96,共2页
文摘
近几年,嵌入式数字音频产品受到越来越多消费者的青睐。数字语音IC与嵌入式单片机相结合,设计更灵活。体积小、扩展能力强,利用Verilog HDL硬件描述语言开发的基于FPGA的音频编解码芯片控制器,通过有限序列冲激响应FIR数字滤波器进行滤波处理,以获得高质量的音频信号。
关键词
音频信号
WM8731S
先入先出存储器
分类号
TP3 [自动化与计算机技术—计算机科学与技术]
原文传递
题名
作者
出处
发文年
被引量
操作
1
高速先入先出存储器UPD42280及其应用
陈晓露
王跃科
《集成电路应用》
2001
0
下载PDF
职称材料
2
嵌入式系统与DSP的高速接口设计
单永琳
王金刚
杨锡劢
秦承虎
《电子测量技术》
2006
2
下载PDF
职称材料
3
PCI总线多用户数据缓冲区管理器的实现
乔庐峰
王志功
黄斌
陆园琳
《电子与信息学报》
EI
CSCD
北大核心
2005
1
下载PDF
职称材料
4
基于CPLD和FIFO的多通道高速数据采集系统的研究
祁煜
李启炎
翁良科
李维波
《电子工程师》
2003
15
下载PDF
职称材料
5
基于USB2.0接口在线变速调焦应用系统的设计
高世杰
竺晓山
吴志勇
陈涛
《计算机测量与控制》
CSCD
2006
0
下载PDF
职称材料
6
高速网路接口的高速缓存技术及其实现
张兴明
沈军
《电子技术应用》
北大核心
2006
0
下载PDF
职称材料
7
基于示波器显示的简易逻辑分析仪设计
孔冬莲
《鄂州大学学报》
2006
0
下载PDF
职称材料
8
位填充导致USB数据传输紊乱的一种解决方案
董剑
李同合
《电子设计工程》
2012
1
下载PDF
职称材料
9
一种基于FPGA实现的高速缓存设计
景艳
黄士坦
张遂南
《微机发展》
2005
4
下载PDF
职称材料
10
遥测采集专用芯片设计
张振华
王涣
《微处理机》
2013
0
下载PDF
职称材料
11
基于TMS320VC5402的图像采集与处理系统
曹秀岭
齐蓉
《微处理机》
2008
0
下载PDF
职称材料
12
基于WM8731S的FPGA信息处理系统设计
符敏
《科学家》
2017
0
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部