期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
LDPC码全并行译码器的设计与实现 被引量:1
1
作者 王建新 向国菊 《电路与系统学报》 CSCD 北大核心 2009年第5期60-65,共6页
本论文用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验码(LDPC)的编译码算法。采用基于Q矩阵LDPC码构造方法,设计了具有线性复杂度的编码器。基于软判决译码规则,采用全并行译码结构实现了码率为1/2、码长为40比特的准规则LDPC码译码... 本论文用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验码(LDPC)的编译码算法。采用基于Q矩阵LDPC码构造方法,设计了具有线性复杂度的编码器。基于软判决译码规则,采用全并行译码结构实现了码率为1/2、码长为40比特的准规则LDPC码译码器,并且通过了仿真测试。该译码器复杂度与码长成线性关系,与Turbo码相比更易于硬件实现,并能达到更高的传输速率。 展开更多
关键词 LDPC码 码器 软判决译码 全并行译码器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部