期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种共享存储式容错型高速并行总线的设计
1
作者 吴响容 胡斌 《计算机测量与控制》 CSCD 北大核心 2010年第6期1383-1386,共4页
随着自动化领域对控制系统的控制速度越来越精准和高效,产品的可靠性要求越来越高,总线技术作为PLC产品的技术关键点,已成为实现PLC产品国产化的技术瓶颈;文中提出了一种共享存储式容错型高速并行总线的新型方法,利用特定内存区域作为... 随着自动化领域对控制系统的控制速度越来越精准和高效,产品的可靠性要求越来越高,总线技术作为PLC产品的技术关键点,已成为实现PLC产品国产化的技术瓶颈;文中提出了一种共享存储式容错型高速并行总线的新型方法,利用特定内存区域作为共享存储区,实现节点间的大容量数据交互,同时在各节点的接口端设计了硬件容错电路,保证了节点设备的可靠性和传输过程中数据的正确性,实现各节点间的稳定通信;在完成理论计算和实验仿真的同时,此方案在相关产品上得到进一步的验证,结果表明文中设计的共享存储式容错型高速并行总线彻底解决了目前总线速度慢、通信数据量小以及可靠性低的缺点。 展开更多
关键词 PLC产品 ESMB 共享存储式 容错型 高速并行总线
下载PDF
多核设计中的共享与分布式存储系统 被引量:1
2
作者 李磊 沈海斌 严晓浪 《江南大学学报(自然科学版)》 CAS 2008年第3期253-257,共5页
在多核系统设计初期为存储结构的选择提供依据,将共享式存储结构与分布式存储结构在基于Simulink的多核设计模型中进行高层建模并量化对比.Motion-JPEG解码器的实验表明,共享式存储结构能够在多种抽象级别建模仿真,与分布式存储结构相比... 在多核系统设计初期为存储结构的选择提供依据,将共享式存储结构与分布式存储结构在基于Simulink的多核设计模型中进行高层建模并量化对比.Motion-JPEG解码器的实验表明,共享式存储结构能够在多种抽象级别建模仿真,与分布式存储结构相比,实现简单,开发周期短;分布式存储结构则缩短了解码时间和数据通信时间.该量化结果为多核设计初期对存储器的选择提供了数据支持,为高性能多核设计提供参考. 展开更多
关键词 多核设计 共享存储结构 分布存储结构 Motion-JPEG解码器
下载PDF
Hadoop中改进的共享式存储设备设计 被引量:2
3
作者 覃伟荣 《计算机工程与设计》 北大核心 2018年第5期1319-1325,共7页
针对将Hadoop迁移到虚拟化环境中不能充分发挥其性能优势这一问题,设计一种共享式存储设备StoreApp。StoreApp主机将映射任务生成的中间数据放到存储节点中,实现存储与计算相分离;设计HDFS预取算法来处理数据读取失准现象;StoreApp采用... 针对将Hadoop迁移到虚拟化环境中不能充分发挥其性能优势这一问题,设计一种共享式存储设备StoreApp。StoreApp主机将映射任务生成的中间数据放到存储节点中,实现存储与计算相分离;设计HDFS预取算法来处理数据读取失准现象;StoreApp采用一种集群规模自动调整技术确定不同作业的最优集群规模,通过动态改变每个主机上计算节点的数量实现作业完成时间的最小化。仿真结果表明,与传统的未将计算和存储相分离的Hadoop方案和典型的Themis方案相比,StoreApp可显著提升HDFS吞吐量并降低作业完成时间。 展开更多
关键词 HADOOP集群 共享存储设备 最优集群规模 吞吐量 作业完成时间
下载PDF
DESIGN AND IMPLEMENTATION OF SINGLE-BUFFERED ROUTERS
4
作者 Hu Ximing Qu Jing +1 位作者 Wang Binqiang Wu Jiangxing 《Journal of Electronics(China)》 2007年第4期470-476,共7页
A Single-Buffered (SB) router is a router where only one stage of shared buffering is sandwiched between two interconnects in comparison of a Combined Input and Output Queued (CIOQ) router where a central switch f... A Single-Buffered (SB) router is a router where only one stage of shared buffering is sandwiched between two interconnects in comparison of a Combined Input and Output Queued (CIOQ) router where a central switch fabric is sandwiched between two stages of buffering. The notion of SB routers was firstly proposed by the High-Performance Networking Group (HPNG) of Stanford University, along with two promising designs of SB routers: one of which was Parallel Shared Memory (PSM) router and the other was Distributed Shared Memory (DSM) router. Admittedly, the work of HPNG deserved full credit, but all results presented by them appeared to relay on a Centralized Memory Management Algorithm (CMMA) which was essentially impractical because of the high processing and communication complexity. This paper attempts to make a scalable high-speed SB router completely practical by introducing a fully distributed architecture for managing the shared memory of SB routers. The resulting SB router is called as a Virtual Output and Input Queued (VOIQ) router. Furthermore, the scheme of VOIQ routers can not only eliminate the need for the CMMA scheduler, thus allowing a fully distributed implementation with low processing and commu- nication complexity, but also provide QoS guarantees and efficiently support variable-length packets in this paper. In particular, the results of performance testing and the hardware implementation of our VOIQ-based router (NDSC~ SR1880-TTM series) are illustrated at the end of this paper. The proposal of this paper is the first distributed scheme of how to design and implement SB routers publicized till now. 展开更多
关键词 Single-Buffered (SB) router Distributed Shared Memory (DSM) Parallel Shared Memory (PSM) Virtual Output and Input Queued (VOIQ) NDSC SR1880-T^TM router
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部