期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
1G比特内嵌自检自修复DDR3 DRAM存储器芯片设计
1
作者 谈杰 王嵩 +2 位作者 李进 龙晓东 王小光 《中国集成电路》 2018年第9期42-47,共6页
芯片采用45nm叠层电容工艺技术,采用旋转分区的对称存储体(BANK)芯片架构。内嵌自检测修复(ECC)电路设计可以用来检测和纠正出错的数据以提高阵列保持时间。芯片采用高可靠高性能单元阵列设计、高速输入输出接口电路设计等技术,设计开... 芯片采用45nm叠层电容工艺技术,采用旋转分区的对称存储体(BANK)芯片架构。内嵌自检测修复(ECC)电路设计可以用来检测和纠正出错的数据以提高阵列保持时间。芯片采用高可靠高性能单元阵列设计、高速输入输出接口电路设计等技术,设计开发高可靠、低功耗的兼容国际JEDEC-DDR3标准的1G比特DRAM芯片。 展开更多
关键词 45nm叠层电容工艺 内嵌自检测修复(ecc) DDR3 DRAM
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部