-
题名54位高速冗余二进制乘法器的设计
被引量:2
- 1
-
-
作者
崔晓平
高鹏辉
尹洁珺
丁晶
李启
-
机构
南京航空航天大学电子信息工程学院
-
出处
《微电子学与计算机》
CSCD
北大核心
2014年第4期140-143,共4页
-
文摘
冗余二进制(RB)数是一种有符号数的表示方法,利用冗余二进制算法的进位无关特性和规整的结构,可以设计高速RB并行乘法器.系统地研究了RB乘法器的算法和结构,给出了基于修正Booth算法,RB部分积压缩树和RB-NB转换器的54b乘法器的设计过程,并利用并行前缀/进位选择混合加法器对RB-NB转换器进行优化设计.采用Verilog HDL对乘法器进行描述,并在ModelSim平台上进行仿真验证,在SMIC 0.18mm标准工艺库下,通过Synopsys公司综合工具Design Compiler进行综合,得到54bRB乘法器的延时可达到3.97ns,面积是409 293mm2.
-
关键词
冗余二进制乘法器
布斯编码
部分积
并行前缀加法器
-
Keywords
Redundant Binary multiplier
Booth encoding
partial products
Parallel prefix adder
-
分类号
TP332.2
[自动化与计算机技术—计算机系统结构]
-
-
题名64位高性能冗余二进制—二进制数转换器的设计
- 2
-
-
作者
胡薇
崔晓平
陈鑫
-
机构
南京航空航天大学电子信息工程学院
-
出处
《现代电子技术》
北大核心
2015年第10期103-106,110,共5页
-
基金
国家自然科学基金资助项目(61106029)
-
文摘
冗余二进制(RB)加法的进位无关特性和规整的压缩结构,可以设计高速冗余二进制乘法器。冗余二进制乘法器由RB部分积产生、RB部分积压缩树和RB-二进制数转换器三个关键模块构成。在此基于基-16 RB Booth编码结构提出了一种由进位跳跃加法器和并行前缀/进位选择混合加法器构成的冗余二进制-二进制数转换器。用Verilog HDL对该转换器进行描述,在Synopsys的VCS平台上进行仿真验证,在SMIC 45 nm的工艺下,通过Design Compiler对转换器进行综合,比较普通的并行前缀/进位选择转换器,设计的64位转换器在延时、面积和功耗得到有效的改善。
-
关键词
RB-NB转换器
并行前缀加法器
进位跳跃加法器
冗余二进制乘法器
-
Keywords
redundant binary multiplier
parallel prefix adder
carry-skip adder
redundant linary multiplier
-
分类号
TN710-34
[电子电信—电路与系统]
-