期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
投影机EDID数据读写缓冲器的设计与制作
1
作者 邱勤 《电子制作》 2020年第7期23-24,5,共3页
生产投影机时必须写入EDID数据,并在检验时读取EDID数据进行校验。针对这一需要,设计一款投影机EDID数据读写缓冲器,既能使计算机和投影机通过该缓冲器读写数据,而且可以同时读写投影机4个端口的EDID数据,提高生产效率。
关键词 投影机 EDID数据读写缓冲器 设计制作
下载PDF
一种低功耗Cache设计技术的研究 被引量:5
2
作者 郑伟 姚庆栋 +4 位作者 张明 刘鹏 张子男 周莉 李东晓 《电路与系统学报》 CSCD 2004年第5期21-24,29,共5页
低功耗、高性能的cache系统设计是嵌入式DSP芯片设计的关键.本文在多媒体处理DSP芯片MD32的设计实践中,提出一种利用读/写缓冲器作为零级cache,减少对数据、指令cache的读/写次数,由于缓冲器读取功耗远远小于片上cache,从而减小cache相... 低功耗、高性能的cache系统设计是嵌入式DSP芯片设计的关键.本文在多媒体处理DSP芯片MD32的设计实践中,提出一种利用读/写缓冲器作为零级cache,减少对数据、指令cache的读/写次数,由于缓冲器读取功耗远远小于片上cache,从而减小cache相关功耗的方法.通过多种多媒体处理测试程序的验证,该技术可减少对指令cache或者数据cache 20%~40%的读取次数,以较小芯片面积的增加换取了较大的功耗降低. 展开更多
关键词 低功耗 CACHE设计 读/写缓冲器 DSP处理器
下载PDF
基于EC^(TM)总线协议的总线接口单元(BIU)的电路设计
3
作者 李琳 罗胜钦 林正浩 《电子工程师》 2003年第6期38-41,共4页
ECTM是所有执行通写策略的MIPS微处理器内核所采用的接口规范。而BIU(businter faceunit)是此次高性能、低功耗 32位嵌入式微处理器芯片设计中的一个总线接口模块 ,它是为了实现高速缓存 (cache)与外部存储器 (memory)之间的通写策略 (w... ECTM是所有执行通写策略的MIPS微处理器内核所采用的接口规范。而BIU(businter faceunit)是此次高性能、低功耗 32位嵌入式微处理器芯片设计中的一个总线接口模块 ,它是为了实现高速缓存 (cache)与外部存储器 (memory)之间的通写策略 (write through)而设计的一种总线接口单元。本文研究并设计了一种符合ECTM规范 ,且满足通写策略的BIU接口电路 ,并着重阐述了ECTM规范的功能特点、时序特征及BIU大致的设计方案。 展开更多
关键词 写缓冲器 淬发方式 数据通道 总线协议 总线接口单元 策略 嵌入式微处理器
下载PDF
感悟QJK99-12.7-1型航空机枪
4
作者 吴永军 吴新宇 Billy 《轻兵器》 2006年第19期18-21,共4页
关键词 航空机枪 火药 机匣 启动 弹膛 机框 感悟 连接状态 固定 写缓冲器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部