期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
结构化LDPC码的高速编译码器FPGA实现 被引量:2
1
作者 王文君 朱晓暄 +1 位作者 康桂霞 张平 《数据采集与处理》 CSCD 北大核心 2008年第B09期113-118,共6页
提出一种高吞吐量、低复杂度、可扩展的非正则低密度校验(Low density parity check,LDPC)码准并行编码结构及译码结构及其实现方案,该编码结构和译码结构针对不同码长的非正则结构化LDPC码可进行相应扩展。通过对编译码算法、优化编译... 提出一种高吞吐量、低复杂度、可扩展的非正则低密度校验(Low density parity check,LDPC)码准并行编码结构及译码结构及其实现方案,该编码结构和译码结构针对不同码长的非正则结构化LDPC码可进行相应扩展。通过对编译码算法、优化编译码结构进行调整,降低了编译码器硬件实现中的关键路径迟延,并采用Xilinx公司的Virtex-4 VLX80 FPGA芯片实现了一个码长10 240,码率1/2的非正则结构化LDPC码编码器和译码器。实现结果表明:该编码器信息吞吐量为1.878 Gb/s,该译码器在采用18次迭代情况下信息吞吐量可达223 Mb/s。 展开更多
关键词 结构化低密度校验码 非规则 FPGA实现 准并行编译码结构
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部