期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
针织毛衫挂肩收针搭配的凑算法研究 被引量:5
1
作者 范友红 李小辉 《毛纺科技》 CAS 北大核心 2011年第1期40-44,共5页
从人体臂根的形态特征出发,得出了挂肩收针的规律,即挂肩收针高度前幅大于后幅,合体毛衫腋下应有一定的平位,俗称夹下平位,采用套针平收工艺;此外,基于变换搭配法,提出了挂肩收针搭配的"凑算法",该方法通过分析挂肩收针总针... 从人体臂根的形态特征出发,得出了挂肩收针的规律,即挂肩收针高度前幅大于后幅,合体毛衫腋下应有一定的平位,俗称夹下平位,采用套针平收工艺;此外,基于变换搭配法,提出了挂肩收针搭配的"凑算法",该方法通过分析挂肩收针总针数及转数,充分利用针数及转数余数,可以快速得到收针搭配方案;并能根据挂肩外形轮廓先快后慢的走势情况,灵活确定一段或数段斜线来逼近挂肩曲线外形,使收针搭配方案与曲线外形达到整体统一。 展开更多
关键词 针织毛衫 挂肩 收针搭配 凑算法
下载PDF
宏观交通量与GDP的复杂性测度及其相关分析 被引量:1
2
作者 刘峰涛 《计算机工程与应用》 CSCD 北大核心 2008年第16期208-210,共3页
交通运输系统与社会经济系统的系统结构特征需要定量描述。为测度系统的结构特征之一复杂度,引入信息理论的改进的Lempel-Ziv算法——"通用试凑算法"。通过计算宏观交通量与GDP时间序列的复杂度,得到简单结论:GDP复杂度与货... 交通运输系统与社会经济系统的系统结构特征需要定量描述。为测度系统的结构特征之一复杂度,引入信息理论的改进的Lempel-Ziv算法——"通用试凑算法"。通过计算宏观交通量与GDP时间序列的复杂度,得到简单结论:GDP复杂度与货运交通量复杂度具有较强的正相关关系;GDP复杂度对宏观交通量复杂度的影响是长期的,具有滞后效应;GDP与宏观交通量现象的相关程度与二者复杂度的相关程度没有必然的联系。 展开更多
关键词 复杂度 Lempel—Ziv算法 通用试凑算法 GDP
下载PDF
Optimized SHA-1 hash function implemented on FPGA 被引量:2
3
作者 薛也 胡爱群 《Journal of Southeast University(English Edition)》 EI CAS 2014年第1期13-16,共4页
In order to meet the needs of higher operation speed and lower energy consumption an optimized SHA-1 algorithm is proposed.It combines two methods loop-unfolding and pre-processing.In the process intermediate variable... In order to meet the needs of higher operation speed and lower energy consumption an optimized SHA-1 algorithm is proposed.It combines two methods loop-unfolding and pre-processing.In the process intermediate variables are introduced in the iterations and pre-calculated so that the original single-threading operation can perform in a multi-threading way.This optimized algorithm exploits parallelism to shorten the critical path for hash operations.And the cycles of the original algorithm are reduced from 80 to 41 which greatly improves the operation speed.Therefore the shortened iterations of the optimized design require a smaller amount of hardware resource thus achieving a lower energy consumption. The optimized algorithm is implemented on FPGA field programmable gate array .It can achieve a throughput rate of 1.2 Gbit /s with the maximum clock frequency of 91 MHz reaching a fair balance between operation speed and throughput rate.The simulation results show that compared with other optimized SHA-1 algorithms this algorithm obtains higher operation speed and throughput rate without compromising the security of the original SHA-1 algorithm. 展开更多
关键词 FPGA hash function loop unfolding pre-processing FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部