期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
10kV高精度直流高压标准源的研制 被引量:3
1
作者 刘星 顾杰 王建军 《航空计测技术》 2001年第5期23-26,40,共5页
详细介绍了高电压直流标准源的研制过程 ,直流高压标准源通过对高压的精密控制、对高压分压电路的准确测量以及合理的结构设计 ,具备了较高的技术性能。
关键词 闭环控制 分压器校准 不确定度 可靠性 高电压 直流标准源 结构设计 电路测量
下载PDF
输出10kV的精密直流高压源设计
2
作者 刘星 《仪器仪表用户》 2011年第4期39-41,共3页
详细介绍了直流高压源的设计过程,高压源通过对高压的精密控制,对高压分压电路的准确测量以及合理的结构设计,具备了较高的技术性能。
关键词 闭环控制 分压器校准 不确定度 可靠性
下载PDF
A Fractional-N CMOS DPLL with Self-Calibration
3
作者 刘素娟 杨维明 +2 位作者 陈建新 蔡黎明 徐东升 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第11期2085-2091,共7页
A digital phase-locked loop (DPLL) based on a new digital phase-frequency detector is presented. The self-calibration technique is employed to acquire wide lock range,low jitter, and fast acquisition. The DPLL works... A digital phase-locked loop (DPLL) based on a new digital phase-frequency detector is presented. The self-calibration technique is employed to acquire wide lock range,low jitter, and fast acquisition. The DPLL works from 60 to 600MHz at a supply voltage of 1.8V. It also features a fraetional-N synthesizer with digital 2nd-order sigma-delta noise shaping, which can achieve a short lock time,a high frequency resolution,and an improved phase-noise spectrum. The DPLL has been implemented in SMIC 0. 18μm 1.8V 1P6M CMOS technology. The peak-to-peak jitter is less than 0. 8% of the output clock period and the lock time is less than 150 times of the reference clock period after the pre-divider. 展开更多
关键词 digital phase-locked loop phase-frequency detector SELF-CALIBRATION voltage controlled oscillator FRACTIONAL-N
下载PDF
一般性问题
4
《中国无线电电子学文摘》 1999年第4期1-1,共1页
关键词 固态电压标准 故障检测 可靠性验证 标准电池 突变点 控制方法 一般性问题 可靠性指标 分压器校准 可靠性增长
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部