期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于32位浮点正余弦函数的CORDIC算法的优化 被引量:1
1
作者 单悦尔 王月玲 +3 位作者 石乔林 杨声英 鲍宜鹏 于宗光 《微电子学》 CAS CSCD 北大核心 2014年第6期833-836,841,共5页
通过对正余弦函数实现算法的研究,在传统CORDIC算法的基础上,提出了一种分层次超前进位加法器,并以此为基本单元迭代完成了正余弦函数计算算法的设计。该算法采用TSMC 65nm gpg工艺,在Synopsys/syn10.03环境中综合实现,通过NC-SIM仿真... 通过对正余弦函数实现算法的研究,在传统CORDIC算法的基础上,提出了一种分层次超前进位加法器,并以此为基本单元迭代完成了正余弦函数计算算法的设计。该算法采用TSMC 65nm gpg工艺,在Synopsys/syn10.03环境中综合实现,通过NC-SIM仿真和流片验证,加法器运算时间由1.8ns减少到0.42ns,整个系统运算吞吐量也相应提高了3倍。 展开更多
关键词 CORDIC算法 分层次超前进位加法 正余弦函数
下载PDF
一种CORDIC算法优化及32位浮点反正切函数FPGA实现 被引量:7
2
作者 鲍宜鹏 《电子与封装》 2015年第3期22-25,共4页
通过对反正切函数实现算法的研究,在传统CORDIC算法的基础上,提出了一种以超前进位加法器为基本单元的迭代结构,双时钟输入,完成了反正切函数的ASIC电路设计。该算法采用TSMC55 nm工艺,在Synopsys/syn10.12环境中综合实现。该算法的关... 通过对反正切函数实现算法的研究,在传统CORDIC算法的基础上,提出了一种以超前进位加法器为基本单元的迭代结构,双时钟输入,完成了反正切函数的ASIC电路设计。该算法采用TSMC55 nm工艺,在Synopsys/syn10.12环境中综合实现。该算法的关键路径由原来的2.9 ns提升至1.3 ns,最高运算频率可以达到769 MHz,即优化后的CORDIC算法比优化前速率提高了2倍多。 展开更多
关键词 CORDIC算法 分层次超前进位加法 反正切函数
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部