期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
应用于K波段分数分频频率综合器的多模分频器设计与优化 被引量:2
1
作者 王征晨 武照博 +1 位作者 齐全文 王兴华 《北京理工大学学报》 EI CAS CSCD 北大核心 2019年第11期1187-1191,共5页
基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于... 基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于K波段高速分数分频频率综合器.测试结果表明应用改进后的多模分频器,频率综合器的带内噪声可以优化15 dB,频偏10 kHz和频偏1 kHz的相位噪声可达到81.30 dBc/Hz和72.44 dBc/Hz. 展开更多
关键词 多模 分数分频频率综合器 重新定时电路技术
下载PDF
具有量化噪声抑制的小数分频器
2
作者 黄兆磊 卢磊 唐长文 《固体电子学研究与进展》 CAS CSCD 北大核心 2011年第2期190-195,共6页
介绍了一款用于分数分频频率综合器的具有量化噪声抑制功能的小数分频器。使用4/4.5双模预分频器,将分频步长降为0.5,使带外相位噪声性能提高6 dB。ΣΔ调制器和分频器的配合使用一种非常简单的编程方式。采用同步电路消除异步分频器的... 介绍了一款用于分数分频频率综合器的具有量化噪声抑制功能的小数分频器。使用4/4.5双模预分频器,将分频步长降为0.5,使带外相位噪声性能提高6 dB。ΣΔ调制器和分频器的配合使用一种非常简单的编程方式。采用同步电路消除异步分频器的抖动。采用该分频器的频率综合器在SMIC 0.18μm RF工艺下实现,芯片面积为1.47 mm×1 mm。测试结果表明,该频率综合器可以输出1.2~2.1 GHz范围的信号。测试的带内相位噪声小于-97 dBc/Hz,在1 MHz频偏处的带外相位噪声小于-124 dBc/Hz。在1.8 V的电源电压下,消耗的电流为16 mA。 展开更多
关键词 分数分频频率综合器 量化噪声抑制
下载PDF
Analysis and Design of a ΔΣ Modulator for Fractional-N Frequency Synthesis
3
作者 张伟超 许俊 +1 位作者 郑增钰 任俊彦 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第1期41-46,共6页
This paper presents the design considerations and implementation of a novel topology digital multistage-noise-shaping (MASH) delta-sigma modulator suitable for fractional-N phase-locked-loop (PLL) frequency synthe... This paper presents the design considerations and implementation of a novel topology digital multistage-noise-shaping (MASH) delta-sigma modulator suitable for fractional-N phase-locked-loop (PLL) frequency synthesis. In an effort to reduce the complexity and dissipation,a pipeline technique has been used, and the proposed carry save tree (CST) algorithm optimizes the multi-input adder structure. The circuit has been verified through Matlab simulation, ASIC implementation, and FPGA experiment, which exhibits high performance and potential for a gigahertz range,low-power monolithic CMOS frequency synthesizer. 展开更多
关键词 △∑ modulator fractional-N frequency synthesis MASH architecture
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部