期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
ISDN分组处理器接口(PHI)的性能分析
1
作者 张国宏 杜森 赵慧玲 《电信网技术》 1996年第4期7-10,共4页
采用M/M/1/K的排队模型分析了PHI的性能,包括分组的损失概率、吞吐量、平均延迟、PHI上所能支持的最大用户分组业务量等。
关键词 ISDN 分组处理器接口 M/M/1/K排队 损失概率 吞吐量 平均延迟
下载PDF
ISDN分组处理器接口(PHI)——在ISDN中提供分组业务的一种方法
2
作者 张国宏 杜森 赵慧玲 《电信网技术》 1996年第3期20-26,共7页
介绍了ISDN分组处理器接口(PHI)的欧洲标准,并说明了PHI的定义、结构、通路组成及PHI所支持的业务和采用PHI时的编号方式;同时指出了采用PHI支持ISDN分组业务的好处及PHI的应用方式。
关键词 ISDN PSPDN 分组处理器接口(PHI) 分组业务
下载PDF
单通道分组语音处理器AC48801C-C的介绍和应用
3
作者 柯建伟 周嘉农 《世界电子元器件》 2004年第7期66-68,共3页
AC48801C-C是以色列AudioCodes公司推出的单通道分组语音处理芯片,主要用于语音带的信号处理,支持具有长话质量、低比特率的语音编解码标准和兼容的T.38传真业务标准。本文介绍了AC48801C-C的特点和接口,分析了芯片的软件模块和工作模式。
关键词 AC48801C-C 单通道 分组语音处理器 接口 工作模式
下载PDF
可重构分组密码指令集处理器自动映射方法研究 被引量:1
4
作者 李盛 戴紫彬 《电子与信息学报》 EI CSCD 北大核心 2021年第9期2526-2533,共8页
计算资源与寄存器资源分配是可重构处理器自动并行映射的重要问题,该文针对可重构分组密码指令集处理器的资源分配问题,建立算子调度参数模型和处理器资源参数模型,研究了分组密码并行调度与资源消耗之间的约束关系;在此基础上提出基于... 计算资源与寄存器资源分配是可重构处理器自动并行映射的重要问题,该文针对可重构分组密码指令集处理器的资源分配问题,建立算子调度参数模型和处理器资源参数模型,研究了分组密码并行调度与资源消耗之间的约束关系;在此基础上提出基于贪婪思维、列表调度和线性扫描的自动映射算法,实现了分组密码在可重构分组密码指令集处理器上的自动映射。通过可用资源变化实验验证算法并行映射的有效性,并对AES-128算法的映射效果做了横向对比验证算法的先进性,所提自动映射算法对分组密码在可重构处理中的并行计算研究有一定的指导意义。 展开更多
关键词 可重构分组密码指令集处理器 自动映射 资源分配 列表调度 线性扫描
下载PDF
多处理器分组实时调度算法
5
作者 周健 桑楠 《微计算机信息》 2009年第5期56-57,267,共3页
多处理器实时调度理论是目前实时系统的关键技术。论文研究了PFair调度算法在多处理器中的调度理论,在此基础上,提出了一种基于PFair调度算法的处理器分组调度算法。该算法通过对处理器分组,降低了PFair算法中存在时间消耗过大的问题,... 多处理器实时调度理论是目前实时系统的关键技术。论文研究了PFair调度算法在多处理器中的调度理论,在此基础上,提出了一种基于PFair调度算法的处理器分组调度算法。该算法通过对处理器分组,降低了PFair算法中存在时间消耗过大的问题,从而有效的提高了整个系统的性能。 展开更多
关键词 处理系统 实时调度算法 PFair调度算法 处理器分组
下载PDF
网络处理器的研讨
6
作者 李甜娇 《神州》 2013年第23期49-49,共1页
网络处理器的应用研究被认为是推动下一代网络向高性能、灵活性方向发展的核心技术。本文从网络设备研制角度,对网络协议处理基本操作、网络处理器产生技术需求、基本功能、体系结构特点、产品现状、应用前景、未来发展进行研究。
关键词 关键词 网络处理器体系结构网络设备数据分组网络 协议网络高速发展
下载PDF
三值光学计算机 被引量:4
7
作者 金翊 王哲河 +3 位作者 刘玉静 欧阳山 沈云付 彭俊杰 《自然杂志》 2019年第3期207-218,共12页
三值光学计算机是2017年3月问世的通用型光电混合计算机系统。它用无光态和偏振方向正交的两个偏振光态表示信息,用旋光器和偏振片来改变这三个光态,进而完成三值逻辑运算和MSD(modifiedsigned-digitrepresentations)冗余表达数值的二... 三值光学计算机是2017年3月问世的通用型光电混合计算机系统。它用无光态和偏振方向正交的两个偏振光态表示信息,用旋光器和偏振片来改变这三个光态,进而完成三值逻辑运算和MSD(modifiedsigned-digitrepresentations)冗余表达数值的二进制并行加法运算。这种新型计算机具有处理器位数众多、处理器位可以分组独立使用、处理器位的计算功能可重构等优势;还以非易失随机存储器件为基础,构建了与处理器频繁交换大量数据的双空间存储器系统;为便于编制发挥这些特色的应用程序,采用SZG文件为程序员遮蔽三值光学处理器与传统电子处理器的差别,构成了保持传统编程技术的新编程平台。目前,针对快速傅里叶变换、元胞自动机等典型算法,验证了这种新型计算机的加速能力。 展开更多
关键词 三值光学计算机 处理器重构 处理器 处理器分组
下载PDF
《电信网技术》1996年总目录
8
《电信网技术》 1996年第4期60-61,共2页
关键词 总目录 电信网 专题报告 分组处理器 VOD业务 研究组 ITU-T 电信管理网 ISDN 信令点再启动
下载PDF
通信与计算机
9
《电子设计应用》 2003年第11期102-103,共2页
关键词 时钟集成电路 PC时钟器件 分组处理器 VOIP 通信 计算机
下载PDF
A Reconfigurable Block Cryptographic Processor Based on VLIW Architecture 被引量:11
10
作者 LI Wei ZENG Xiaoyang +2 位作者 NAN Longmei CHEN Tao DAI Zibin 《China Communications》 SCIE CSCD 2016年第1期91-99,共9页
An Efficient and flexible implementation of block ciphers is critical to achieve information security processing.Existing implementation methods such as GPP,FPGA and cryptographic application-specific ASIC provide the... An Efficient and flexible implementation of block ciphers is critical to achieve information security processing.Existing implementation methods such as GPP,FPGA and cryptographic application-specific ASIC provide the broad range of support.However,these methods could not achieve a good tradeoff between high-speed processing and flexibility.In this paper,we present a reconfigurable VLIW processor architecture targeted at block cipher processing,analyze basic operations and storage characteristics,and propose the multi-cluster register-file structure for block ciphers.As for the same operation element of block ciphers,we adopt reconfigurable technology for multiple cryptographic processing units and interconnection scheme.The proposed processor not only flexibly accomplishes the combination of multiple basic cryptographic operations,but also realizes dynamic configuration for cryptographic processing units.It has been implemented with0.18μm CMOS technology,the test results show that the frequency can reach 350 MHz.and power consumption is 420 mw.Ten kinds of block and hash ciphers were realized in the processor.The encryption throughput of AES,DES,IDEA,and SHA-1 algorithm is1554 Mbps,448Mbps,785 Mbps,and 424 Mbps respectively,the test result shows that our processor's encryption performance is significantly higher than other designs. 展开更多
关键词 Block Cipher VLIW processor reconfigurable application-specific instruction-set
下载PDF
IP语音通信 融合进行时
11
作者 孙杰贤 《通讯世界》 2004年第11期60-60,共1页
互联网改变了世界,也改变了我们的通信方式.今年的北京国际通信展上到处可见"融合"的影子,IP语音通信便是在融合的道路上迈出的一步,它打破了不同系统、软件和服务间的界限,消除了目前企业通信混乱不堪的局面,为企业内部人员... 互联网改变了世界,也改变了我们的通信方式.今年的北京国际通信展上到处可见"融合"的影子,IP语音通信便是在融合的道路上迈出的一步,它打破了不同系统、软件和服务间的界限,消除了目前企业通信混乱不堪的局面,为企业内部人员之间、企业与客户之间的灵活、有效的沟通打开了一扇门,重塑着企业的业务格局. 展开更多
关键词 IP语音通信 通信方式 奥科公司 分组语音芯片处理器 AVAYA公司 阿尔卡特公司
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部