期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
应用于14bit逐次逼近型ADC的前台数字校准算法 被引量:1
1
作者 赵越超 张理振 刘海涛 《电子与封装》 2022年第10期31-35,共5页
介绍了一种应用于14bit逐次逼近型模数转换器(SARADC)的前台数字校准算法。为了减少面积并提高匹配精度,采用了电容阵列式的数模转换器(DAC)架构;为了提高ADC的信噪比,采用了差分输入的结构;而针对电容阵列中电容失配对ADC性能的影响,... 介绍了一种应用于14bit逐次逼近型模数转换器(SARADC)的前台数字校准算法。为了减少面积并提高匹配精度,采用了电容阵列式的数模转换器(DAC)架构;为了提高ADC的信噪比,采用了差分输入的结构;而针对电容阵列中电容失配对ADC性能的影响,提出了一种可存储、可对电容误差进行纠正的前台数字算法。使用接近理想的DAC阵列对失配较大的电容阵列进行误差纠正迭代,并通过1024次的累加迭代消除了噪声,得到了真实的电容权重。在校准之后,信噪失真比(SNDR)达到了82.4dB,无杂散动态范围(SFDR)达到了93.0dB。 展开更多
关键词 逐次逼近型模数转换器 前台数字校准算法 电容失配 全差分 分段电容数模转换器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部