期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
Viterbi译码器ACS单元的一种新设计 被引量:1
1
作者 阳任平 陈金树 《电视技术》 北大核心 2006年第8期26-28,共3页
通过研究几种高速Viterbi译码器的ACS(加比选)单元的结构,提出一种ACS单元新的设计方法。设计中采用Radix-4网格结构,能提高译码器的吞吐量;而简单的逻辑可以有效降低译码器的资源占用率。
关键词 VITERBI译码器 Radix-4网格结构 acs(加比)单元
下载PDF
UWB中Viterbi译码器的FPGA设计与实现 被引量:1
2
作者 王朝刚 卢晓春 《时间频率学报》 CSCD 2009年第1期63-69,共7页
由于差错控制在超宽带室内导航系统中占据着十分重要的位置,并考虑到IEEE802.15.3a标准采用卷积编码和Viterbi译码来进行差错控制,因此利用现场可编程门阵列(FPGA)设计实现了一种约束长度为7,译码深度为64的全并行Viterbi译码器。本设计... 由于差错控制在超宽带室内导航系统中占据着十分重要的位置,并考虑到IEEE802.15.3a标准采用卷积编码和Viterbi译码来进行差错控制,因此利用现场可编程门阵列(FPGA)设计实现了一种约束长度为7,译码深度为64的全并行Viterbi译码器。本设计在Xilinx ISE9.2环境下进行了综合,并采用Modelsim6.0对整个设计进行了仿真。仿真结果表明,该设计能够满足超宽带系统的要求。 展开更多
关键词 超宽带(UWB) 加比(acs)模块 VITERBI译码器 现场可编程门阵列(FPGA)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部