期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种FPGA时钟频率动态重置设计
1
作者 宁丽娟 《产业创新研究》 2024年第12期87-89,共3页
所谓时钟频率动态重置,即通过软件动态地改变电路的工作时钟频率。本文结合作者项目研发,提出一种基于DCM的时钟频率动态重置算法。通过采用一个状态机动态驱动FPGA数字时钟管理器DCM的动态重配置端口DRP,不需要向FPGA重新加载新的比特... 所谓时钟频率动态重置,即通过软件动态地改变电路的工作时钟频率。本文结合作者项目研发,提出一种基于DCM的时钟频率动态重置算法。通过采用一个状态机动态驱动FPGA数字时钟管理器DCM的动态重配置端口DRP,不需要向FPGA重新加载新的比特数据流就可以对DCM进行参数设置,以达到软件动态改变电路模块工作频率的功能。硬件上,我们设计了一个用户可控的时钟频率动态重置系统,用户通过上位机直接输入相应参数即可改变相应模块的工作频率。 展开更多
关键词 时钟频率动态重置 数字时钟管理器(DCM) 动态重置端口(DRP) 状态机
下载PDF
A SCHEDULING SCHEME WITH DYNAMIC FREQUENCY CLOCKING AND MULTIPLE VOLTAGES FOR LOW POWER DESIGNS
2
作者 Wen Dongxin Wang Ling Yang Xiaozong 《Journal of Electronics(China)》 2007年第4期572-576,共5页
In this letter, a scheduling scheme based on Dynamic Frequency Clocking (DFC) and multiple voltages is proposed for low power designs under the timing and the resource constraints. Unlike the conventional methods at h... In this letter, a scheduling scheme based on Dynamic Frequency Clocking (DFC) and multiple voltages is proposed for low power designs under the timing and the resource constraints. Unlike the conventional methods at high level synthesis where only voltages of nodes were considered, the scheme based on a gain function considers both voltage and frequency simultaneously to reduce energy consumption. Experiments with a number of DSP benchmarks show that the proposed scheme achieves an effective energy reduction. 展开更多
关键词 调度安排 动态频率时钟 电压 资源约束
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部