期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
40/28纳米存储器IP技术综述
1
作者 陈宏铭 张昭勇 《中国集成电路》 2018年第4期31-36,共6页
本文介绍了28nm/40nm存储器I P的设计挑战及智原科技提供的相应解决方案。硅验证的结果也证明了有效性。这些技术包括:ROM设计裕度改进、SRAM读写辅助方案、在低VCC电压自适跟踪的检测裕度控制方案和在双端口SRAM中同时访问双端口时单... 本文介绍了28nm/40nm存储器I P的设计挑战及智原科技提供的相应解决方案。硅验证的结果也证明了有效性。这些技术包括:ROM设计裕度改进、SRAM读写辅助方案、在低VCC电压自适跟踪的检测裕度控制方案和在双端口SRAM中同时访问双端口时单元电流增强。所提出的方法都是对工艺参数波动容忍,适合编译器的有效解决方案并减少面积开销。 展开更多
关键词 静态随机存取存储器 负位线 半选择干扰 字线下驱动 升压字线
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部