-
题名一种10 Gb/s超低抖动时钟数据恢复电路的设计
- 1
-
-
作者
刘泽法
宋树祥
岑明灿
翟江辉
蔡超波
-
机构
广西师范大学电子工程学院
桂林电子科技大学信息与通信学院
-
出处
《电子元件与材料》
CAS
CSCD
北大核心
2020年第12期89-95,100,共8页
-
基金
国家自然科学基金(6196030049)。
-
文摘
在高速信号传输过程中,传输速率的加快会导致数据的误码率以及时钟抖动不断加大,甚至会造成接收端数据出错。为了减少时钟抖动对接收端数据恢复造成的不利影响,提出一种10 Gb/s超低抖动时钟数据恢复电路。引入了数据同步器来减小正交参考时钟与输入数据间的相位差。与此同时,采用频率裁决单元来缩小两者的频率差,使输入数据与参考时钟在频率和相位上拥有较高匹配度。电路采用了台积电(TSMC)40 nm CMOS工艺,通过加入伪随机数据编码(PRBS31)进行仿真测试,接收端误码率小于10^-12,总功耗为134 mW,恢复出的数据对应的时钟抖动峰值为6.94 ps。相比于传统的时钟数据恢复电路,该电路还考虑了外部输入数据的消抖,可以运用于数据接收端来恢复数据传输速率较高(8.3~10.0 Gb/s)的数据时钟。
-
关键词
时钟数据恢复电路
半速率鉴相器
锁相环
抖动
-
Keywords
clock and data recovery(CDR)circuit
half-rate phase detector
phase locked loop(PLL)
jitter
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-
-
题名输电系统信息交互过程丢失数据的恢复方法
- 2
-
-
作者
吴雪
王静怡
诸德律
卢璐
-
机构
国网江苏省电力有限公司经济技术研究院
-
出处
《单片机与嵌入式系统应用》
2022年第8期47-51,共5页
-
基金
国网江苏省电力有限公司咨询课题——调度二次系统与设备运维体系评价(SJ-2021-005)。
-
文摘
输电系统在运维过程中容易出现数据信息丢失,导致数据中心网络不稳定、数据架构不安全。为了提高数据交互能力,该研究设计了输电系统信息物理协同恢复的数据中心网络架构,构建了基于VL2的网络架构,在遭到网络攻击、信息物理攻击后,通过协同恢复策略,能够调整网络结构中的数据信息,将影响输电系统信息物理协同中心的数据消除,进而提高了网络信息安全能力。在输电系统的接收设备末端应用单环路结构的CDR电路模型,采用半速率类型的鉴相器,并加入数据同步单元,数据中心网络通过提前进行备份本地副本的数据来保证信息的容错,应用改进的Paxos一致性算法协议进行数据恢复。实验结果表明,本研究数据中心网络的数据恢复效率高,数据恢复时间小于250 s。
-
关键词
数据中心网络
数据恢复
CDR电路模型
半速率鉴相器
Paxos一致性算法
-
Keywords
data center network
data recovery
CDR circuit model
half rate phase discriminator
Paxos consistency algorithm
-
分类号
TP37
[自动化与计算机技术—计算机系统结构]
-