期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
计及不对称补偿的配电网启发式孤岛划分搜索算法 被引量:3
1
作者 顾全 李军 +2 位作者 何桦 褚铃杰 孙宁 《电力电容器与无功补偿》 北大核心 2017年第5期159-164,共6页
基于配电网中多点测控信息分布,本文构建了以负荷节点为核心的负荷单元和以电源为核心的源点单元,开展了单元融合的孤岛动态划分算法。提出了基于潮流解的电压稳定裕度指标排序为节点单元融合提供了融合导向,最终形成合理的孤岛划分区... 基于配电网中多点测控信息分布,本文构建了以负荷节点为核心的负荷单元和以电源为核心的源点单元,开展了单元融合的孤岛动态划分算法。提出了基于潮流解的电压稳定裕度指标排序为节点单元融合提供了融合导向,最终形成合理的孤岛划分区域。并通过IEEE-33节点系统中利用简单故障和复合故障的设定证明了孤岛划分方案的可行性。并从服务工程实际角度出发,进行了配电网不平衡潮流校验,根据具体情况提出了利用光伏电源分散布置、分相投切的方式完成了不平衡功率的补偿,该方案能够为配电网故障后的孤岛运行提供工程指导。 展开更多
关键词 主动配电网 电压稳定裕度 单元融合法 孤岛划分 不平衡补偿
下载PDF
基于节点电气耦合连接度的配电网启发式孤岛划分
2
作者 何桦 李军 +3 位作者 沈亚楠 陈凡 吕干云 张小莲 《电工电气》 2017年第10期7-11,共5页
分布式电源(DG)供电能力和周围负荷需求需要进行功率匹配,以保证故障后孤岛划分区域供电的稳定性和良好的电能质量。通过采集配电网中的量测终端数据,在研究基于单元融合法的配电网孤岛划分的基础上,提出利用节点电气耦合连接度指标筛... 分布式电源(DG)供电能力和周围负荷需求需要进行功率匹配,以保证故障后孤岛划分区域供电的稳定性和良好的电能质量。通过采集配电网中的量测终端数据,在研究基于单元融合法的配电网孤岛划分的基础上,提出利用节点电气耦合连接度指标筛选重要负荷节点,使得关键负荷单元能够得到优先融合,在较短的时间内,制定出孤岛划分的最优方案。仿真数据表明计及节点电气耦合连接度的配电网孤岛划分算法能够较为有效地融合配电网中一些关键节点,使配电网故障后,能够借助分布式电源的供电能力为非故障区域的负荷提供持续的供电服务。 展开更多
关键词 配电网 单元融合法 节点电气耦合连接度 分布式电源
下载PDF
Design of area and power efficient Radix-4 DIT FFT butterfly unit using floating point fused arithmetic 被引量:2
3
作者 Prabhu E Mangalam H Karthick S 《Journal of Central South University》 SCIE EI CAS CSCD 2016年第7期1669-1681,共13页
In this work, power efficient butterfly unit based FFT architecture is presented. The butterfly unit is designed using floating-point fused arithmetic units. The fused arithmetic units include two-term dot product uni... In this work, power efficient butterfly unit based FFT architecture is presented. The butterfly unit is designed using floating-point fused arithmetic units. The fused arithmetic units include two-term dot product unit and add-subtract unit. In these arithmetic units, operations are performed over complex data values. A modified fused floating-point two-term dot product and an enhanced model for the Radix-4 FFT butterfly unit are proposed. The modified fused two-term dot product is designed using Radix-16 booth multiplier. Radix-16 booth multiplier will reduce the switching activities compared to Radix-8 booth multiplier in existing system and also will reduce the area required. The proposed architecture is implemented efficiently for Radix-4 decimation in time(DIT) FFT butterfly with the two floating-point fused arithmetic units. The proposed enhanced architecture is synthesized, implemented, placed and routed on a FPGA device using Xilinx ISE tool. It is observed that the Radix-4 DIT fused floating-point FFT butterfly requires 50.17% less space and 12.16% reduced power compared to the existing methods and the proposed enhanced model requires 49.82% less space on the FPGA device compared to the proposed design. Also, reduced power consumption is addressed by utilizing the reusability technique, which results in 11.42% of power reduction of the enhanced model compared to the proposed design. 展开更多
关键词 floating-point arithmetic floating-point fused dot product Radix-16 booth multiplier Radix-4 FFT butterfly fast fouriertransform decimation in time
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部