期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于Verilog-A的流水线ADC双余量曲线行为级建模
被引量:
2
1
作者
罗敏
王新胜
尹帅
《微电子学》
CAS
CSCD
北大核心
2010年第6期880-883,889,共5页
流水线ADC使用数字校正算法来提高精度。与传统的数字校正算法不同,基于统计的数字校正算法是在产生双余量曲线的基础上完成的,所以,双余量曲线的产生至关重要。Verilog-A为模拟电路提供了一种自顶向下的设计方法,在短时间内验证设计者...
流水线ADC使用数字校正算法来提高精度。与传统的数字校正算法不同,基于统计的数字校正算法是在产生双余量曲线的基础上完成的,所以,双余量曲线的产生至关重要。Verilog-A为模拟电路提供了一种自顶向下的设计方法,在短时间内验证设计者的思想,提高工作效率。利用Verilog-A,对双余量曲线产生模块建模,采用Cadence的Spectre仿真器,对建立的行为模型进行仿真验证。
展开更多
关键词
流水线A/D转换器
VERILOG-A
双余量曲线
下载PDF
职称材料
题名
基于Verilog-A的流水线ADC双余量曲线行为级建模
被引量:
2
1
作者
罗敏
王新胜
尹帅
机构
哈尔滨工业大学(威海)微电子中心
出处
《微电子学》
CAS
CSCD
北大核心
2010年第6期880-883,889,共5页
文摘
流水线ADC使用数字校正算法来提高精度。与传统的数字校正算法不同,基于统计的数字校正算法是在产生双余量曲线的基础上完成的,所以,双余量曲线的产生至关重要。Verilog-A为模拟电路提供了一种自顶向下的设计方法,在短时间内验证设计者的思想,提高工作效率。利用Verilog-A,对双余量曲线产生模块建模,采用Cadence的Spectre仿真器,对建立的行为模型进行仿真验证。
关键词
流水线A/D转换器
VERILOG-A
双余量曲线
Keywords
Pipeline A/D converter
Verilog-A
Two-residue curve
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于Verilog-A的流水线ADC双余量曲线行为级建模
罗敏
王新胜
尹帅
《微电子学》
CAS
CSCD
北大核心
2010
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部