期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
面向60 GHz系统的多码率LDPC分层译码器的设计
1
作者 江鹏刚 金德鹏 《电子技术应用》 北大核心 2015年第7期23-25,29,共4页
针对60 GHz通信系统中的IEEE 802.11ad标准,提出了一种双层同步迭代式多码率LDPC分层译码器的结构。利用码率越低LDPC校验矩阵越为稀疏的特点,将所有码率下的校验矩阵压缩到单一检验矩阵,以便支持LDPC多码率译码。同时,使用分层译码算法... 针对60 GHz通信系统中的IEEE 802.11ad标准,提出了一种双层同步迭代式多码率LDPC分层译码器的结构。利用码率越低LDPC校验矩阵越为稀疏的特点,将所有码率下的校验矩阵压缩到单一检验矩阵,以便支持LDPC多码率译码。同时,使用分层译码算法,有效减少迭代次数。基于推荐结构,在Vertex-6 FPGA上实现了支持IEEE 802.11ad标准的4种码率的LDPC译码器,LUTs资源使用量为34%,最高净吞吐率达到3.507 Gb/s。比较结果表明,推荐结构有着低复杂度、高吞吐率的特点。 展开更多
关键词 LDPC译码器 60 GHZ 双层同步迭代 高吞吐率
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部