期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
28 nm低功耗工艺SRAM失效分析 被引量:4
1
作者 魏文 蔡恩静 高金德 《半导体技术》 CSCD 北大核心 2017年第9期717-720,共4页
在28 nm低功耗工艺平台开发过程中,对1.26 V测试条件下出现的SRAM双比特失效问题进行了电性能失效模式分析及物性平面和物性断面分析。指出失效比特右侧位线接触孔底部空洞为SRAM制程上的缺陷所导致。并通过元素成分分析确定接触孔底部... 在28 nm低功耗工艺平台开发过程中,对1.26 V测试条件下出现的SRAM双比特失效问题进行了电性能失效模式分析及物性平面和物性断面分析。指出失效比特右侧位线接触孔底部空洞为SRAM制程上的缺陷所导致。并通过元素成分分析确定接触孔底部钨(W)的缺失,接触孔底部外围粘结阻挡层的氮化钛(Ti N)填充完整。结合SRAM写操作的原理从电阻分压的机理上解释了较高压下双比特失效,1.05 V常压下单比特不稳定失效,0.84 V低电压下失效比特却通过测试的原因。1.26 V电压下容易发生的双比特失效是一种很特殊的SRAM失效,其分析过程及结论在集成电路制造行业尤其是对先进工艺制程研发过程具有较好的参考价值。 展开更多
关键词 28 NM 低功耗 静态随机存储器(SRAM) 双比特失效 失效
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部